【可重构卷积神经网络加速器在FPGA平台上的实现案例分析6000字】.docx

【可重构卷积神经网络加速器在FPGA平台上的实现案例分析6000字】.docx

可重构卷积神经网络加速器在FPGA平台上的实现案例分析

目录

可重构卷积神经网络加速器在FPGA平台上的实现案例分析 1

1.1卷积核硬件固化 1

1.2卷积神经网络的重构 9

1.3性能分析 14

1.1卷积核硬件固化

本文采用的FPGA平台为Xilinx的Zynq系列中的XC7Z100-2FFG900芯片。该芯片采用ARM+FPGASOC技术将双核ARM和FPGA可编程逻辑集成在一颗芯片上。ARM端集成了双核64位ARMCortex-A9处理器,成为PS(ProcessingSystem);可编程端

文档评论(0)

1亿VIP精品文档

相关文档