- 0
- 0
- 约1.32万字
- 约 31页
- 2026-03-20 发布于浙江
- 举报
SoC芯片规划与设计
1
Review
•时钟的非理想化
–时钟偏差
–时钟抖动
•最常用的时钟分布技术
–H树形时钟分布
•同步电路和异步电路
2
几款SoC芯片的版图
SEP0718
65nmTSMC
◼累计流片20余
次10多种SoC芯
片
SoC芯片规划与设计
1
Review
•时钟的非理想化
–时钟偏差
–时钟抖动
•最常用的时钟分布技术
–H树形时钟分布
•同步电路和异步电路
2
几款SoC芯片的版图
SEP0718
65nmTSMC
◼累计流片20余
次10多种SoC芯
片
文档评论(0)