八路抢答器图样.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
八路抢答器图样.doc

可预置的定时显示报警系统 2007-11-11 16:55 字电子课程设计完整论文 ?????????????????? 现把文章贴出来如下(没图哦) 可预置的定时显示报警系统 内容摘要: 可预置的定时显示报警系统,从预置时间减到零秒是开始报警, 该电路采用石英晶体振荡器产生频率为1Hz的脉冲信号,起振快,定时精度高,使用方便。 一、 设计任务与要求 1. 设计一个可预置30秒的显示报警系统。 2. 每各5秒显示一次时间系统能准确的预置和清零。 3. 选做一个可以任意预置的定时报警系统。 二、预习要求 1.复习编码器、十进制加/减计数器的工作原理。 2.设计可预置时间的定时电路。 3.分析与设计时序控制电路。 4. 画出定时抢答器的整机逻辑电路 三、设计步骤 1.阅读相关资料; 2.总体方案设计与论证,画框图; 3.单元电路的设计; 4.元器件的选择与参数计算; 5.绘制原理图(A4图纸,计算机绘图) 6.撰写设计说明书(打印); 7.参考文献。 四、单元电路设计原理与参考电路 1、可预置的定时显示报警系统框架分析如下: 其工作原理为:接通电源后,通过拨码盘和编码器进行输入预置时间部分,震荡器和分频器完成秒振功能,然后输入计数器。通过计数器 (在本系统中设置的是五进制)进行递减计时, 当递减到零时,有控制电路产生信号是锁存器工作,锁存这一状态并触发报警器工作。当 在预置端给于一个清零信号,则系统进入初始状态。 ????? 2、秒脉冲信号产生单元电路设计 脉冲源是数字计时器的心脏,它能自动不停地产生脉冲信号,以供计时之用,它的稳定和准确对计时器起着至关重要的作用。我们曾学过 一些自激式的振荡器,如:自激多谐振荡器,自激间歇振荡器等。但为了脉冲源的稳定度,准确度,常用石英晶体振荡器。一般情况下, 晶振荡频率愈高,准确度愈高,但所用分频级数愈多,耗电量愈大,成本也就愈高。在选择晶振器时,应综合考虑。其电路原理如下图 4060构成脉冲发生及分频电路 R.C为时间元件,改变C的值可调整晶振器的输出频率,石英晶体的振荡频率为32768HZ。 晶振的频率是32768HZ,要得到的信号频率是1/60=0.01666HZ 分频倍数=32768÷(1/60)=1966080=60×2×16384倍 图中4060芯片部分是16384倍分频,D触发器4013接成的是2分频,设计分频器: 分频器能将高频率脉冲变换为低频脉冲,可由触发器及计数器承担。 一个触发器就是一个二分频器,N个触发器就是2×2×2……分频器,而用计数分频,则按计数进制进行分频,如十进制计算器就是十分频器 ,M进制计数器为M分频器。由于晶体振荡器输出频率为32768HZ,为了得到1HZ的秒信号输入, 需要对振荡器的输出信号进行15级2进制 分频。实际上,从尽量减少元器件数量的角度来考虑,这里可选多极2进制计数电路CD4060和CD4040来构成分频电路。CD4060和 CD4040在数2006-12-29字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。 CD4060计数为14级2进制计数器,可以将32768Hz的信号分频为2Hz,其内部框图如图2.1所示,从图中可以看出,CD4060的时钟输 入端两个串接的非门,因此可以直接实现振荡和分频的功能。 图2.1 CD4046内部框图??????????????????? 图2.2?????? CD4040内部框图 CD4040计数器的计数模数为4096( ),其逻辑框图如图2.2所示。如将32768Hz信号分频为1Hz,则需外加一个8分频计数器,故一般较 少使用CD4040来实现分频。 综上所述,可选择CD4060同时构成振荡电路和分频电路。,接入振荡器外接元件可实现振荡,并利用时计数电路中多一个2分频器可实现 15级2分频,即可得1Hz信号。上图为芯片4060计数器和D触发器,结果得到1S的时钟信号。 3、编码电路设计 编码是用文字、符号或者数字表示特定对象的过程,在数字电路中是用二进制数进行编码的,相应的二进制数叫二进制代码。编码器就是 实现编码操作的电路。本实验使用的是优先编码器74LS147,当输入端有两个或两个以上为低电平时,将对输入信号级别相对高的优先编 码,其引脚排列如图6—1所示。 编码器的逻辑功能是将加在电路若干个输入端中的某一个输入端的信号变换成相应的一组二进制代码输出。常用的编码器集成电路有8/3线 优先编码器和10/4线优先编码器等器件。 图4.5.1(a)是8/3线优先编码器74LS148的管脚排列图。I0~I7是输入信号输入端,输入8个信号,低电平有效。C、B、A为三输出端,可组 成8组二进制码输出,且为反码输出。在I0~I7输入端中,优先权排列顺序为I7

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档