基于CPLD的数字电压表的设计.docVIP

  • 88
  • 0
  • 约 18页
  • 2017-09-29 发布于重庆
  • 举报
【标题】基于CPLD的数字电压表的设计 【作者】林冬萍 【关键词】数字电压表? CPLD? VHDL 【指导老师】贺国权副教授 【专业】电子信息科学与技术 【正文】 1引言 1.1课题研究背景 数字电压表(Digital Voltmeter,简称DVM)由于其测量速率快、显示清晰直观、精度高、测量范围宽、集成度高、微功耗等优点,广泛应用于电子和电工测量等领域[1]。 数字直流电压表是交流电压表、直流电流表、数字万用表的基础和核心[2]。在数字直流电压表的基础上扩展就可以组成交流电压表、直流电流表、数字万用表等仪表。如图1.1所示,在数字直流电压表前端配接相应的交流-直流转换器(AC/DC)、电流-电压转换电路(I/V)、电阻-电压转换电路(?/V)等,就构成了数字多用表。可以看出,数字式多用表的核心是数字直流电压表。 ? 图1.1?数字式多用表组成原理 数字电压表?采用数字化测量技术,它是把连续的模拟量转换数字信号处理并加以实现的仪表。 传统的数字电压表采用模数转换器件和通用集成逻辑器件来设计,这样的设计不便于系统的修改和升级,缺少灵活性,接线复杂,体积大、故障率高。另外以单片机为控制核心的数字电压表的设计所用器件少,使用灵活,得到广泛应用,但是在设计和调试的过程中,也出现了一些问题,如工作速度较低,功能修改及调试都需要硬件电路的支持等,在一定程度上增加了功

文档评论(0)

1亿VIP精品文档

相关文档