- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术试题
一、填空题(20分)
1. 函数 的反函数 = 。
2. 有两个TTL与非门,测得它们的关门电平分别为VOFFA = 1.1V,VOFFB = 0.9V;开门电平分别为VONA = 1.3V,VONB = 1.7V。它们输出的高电平和低电平相同,需要一个抗干扰能力大的门,应选 。
3.优先编码器74LS148输入为 — ,输出为 、 、 。当使能输入 , ,时,输出 应为________________________。
4.将D触发器的D端连在 端上,假设Q(t)=0,则经过100个脉冲作用后,它的次态Q(t+100)为_________________________。
5.已知一个最长线性序列码发生器的反馈函数是F(Q)=Q5Q6,试求:序列码的长度S= ;需用触发器的个数N= 。
6. RAM的优点是__________,___________;缺点是___________,它是______存储器。
7. 简述EPROM实现不同规模逻辑函数的特点。
二、用卡诺图化简逻辑函数,并化简成最简的与非-与非式。(5分)
三、判断图示电路能否按各图所要求的逻辑关系正常工作?若不能,说明理由,并指出如何修改,才能实现电路要求的功能。(10分)
TTL或CMOS门 TTL OC门 TTL或CMOS门 TTL 三态门
四、由主从J-K触发器组成的电路如图所示,设其初态为0。试画出电路在CP脉冲作用下,Q及Y端的波形。(15分)
五、用四选一数据选择器及门电路实现一位二进制全减运算。(15分)
六、已知四位二进制同步计数器CT74161和CT74163的功能表如下:(QD为最高位,QA为最低位,QCC=T QD QC QB QA ) (15分)
?? CT74161功能表 输 入 输 出 CP R LD P(S1) T(S2) A B C D QA QB QC QD Ф 0 Ф Ф Ф Ф Ф Ф Ф 0 0 0 0 ↑ 1 0 Ф Ф A B C D A B C D Ф 1 1 0 Ф Ф Ф Ф Ф 保 持 Ф 1 1 Ф 0 Ф Ф Ф Ф 保 持 ↑ 1 1 1 1 Ф Ф Ф Ф 计 数
?? CT74163功能表 输 入 输 出 CP R LD P(S1) T(S2) A B C D QA QB QC QD ↑ 0 Ф Ф Ф Ф Ф Ф Ф 0 0 0 0 ↑ 1 0 Ф Ф A B C D A B C D Ф 1 1 0 Ф Ф Ф Ф Ф 保 持 Ф 1 1 Ф 0 Ф Ф Ф Ф 保 持 ↑ 1 1 1 1 Ф Ф Ф Ф 计 数 1、CT74161,利用R端构成M=9的计数器,写出态序表,画出逻辑电路图。
2、CT74163,按余3BCD码构成M=7的计数器,写出态序表,画出逻辑电路图。
七、芯片CT4161功能和PROM组成下图所示电路,CT4161是同步16进制计数器,QD、QC、QB、QA状态由0000,0001到1111,再重复。要求:
(1)分析W、X、Y、Z的函数表达式。
(2)在CP作用下,分析W、X、Y、Z端顺序输出的8421BCD码的状态,并说明电路的功能。(20分)
数字电子技术试题十四答案
一、填空题(20分)
1.
2.A门
3.001
4.0
5.63,6
6.读写方便,使用灵活,断电后原存于RAM的信息丢失,易失性
7.EPROM是与阵列固定,输入信号的每个组合都固定连接(不管这个组合是否会被使用),所以与门阵列为全译码阵列,它经常被用来作为数据存储器。还可方便地用EPROM来实现简单的逻辑函数,若实现复杂的逻辑函数,则会随着输入信号的增加,使得芯片面积增大,利用率和工作速度降低等情况发生,例如,输入信号有10个,所需要的函数乘积项仅有40个的时候,由于固定的与阵列所产生的10个信号的乘积项有210=1024个,所以将所有的乘积项(1024)减去所需的乘积项(40)就有984个乘积项被空闲。实际上,大多数组合逻辑函数的最小项不超过40个,则使得PROM芯片的面积利用率不高,功耗增加。
二、用卡诺图化简逻辑函数,并化简成最简的与非-与非式。(5分)
F
三、判断图示电路能否按各图所要求的逻辑关系正常工作?若不能,说明理由,并指出如何修改,才能实现电路要求的功能。(10分)
解: 对Y1
文档评论(0)