05实验五 触发器设计及应用.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
05实验五 触发器设计及应用.ppt

实验五 触发器设计及应用 指导教师:孔洁 实验五 触发器设计及应用 1、了解触发器构成方法和工作原理 2、熟悉各类触发器的功能和特征 3、掌握和熟练使用各种集成的触发器 实验五 触发器设计及应用 具有两个能自行保持的稳定状态,用来表示逻辑状态的0和1,或二进制数的0和1。 根据不同的输入信号可以置成1或0状态。 在输入信号消失以后,能将获得的新状态保存下来。 实验原理 集成触发器的基本类型及其逻辑功能。 按触发器的逻辑功能分,有RS触发器、D触发器、JK触发器、T触发器和T’触发器。 按触发脉冲的触发形式分,有高电平触发、低电平触发、上升沿触发和下降沿触发以及主从触发器的脉冲触发等。 实验原理 各种不同逻辑功能的触发器的特性方程为: RS触发器: ,约束条件:RS=0 JK触发器: D触发器: T触发器: T'触发器: 实验内容和步骤 四、实验内容和步骤 实验内容和步骤 四、实验内容和步骤 操作演示 电路操作总结 预置电路初态的方法: 若要使电路初态Qn=0 1)Rd=0,Sd=1,Qn=0 2)Rd=1,Sd=1,电路处在保持的状态 若要使电路初态Qn=1 1)Rd=1,Sd=0,Qn=1 2)Rd=1,Sd=1,电路处在保持的状态 实验内容和步骤 实验内容和步骤 4、用74LS112将JK触发器转化成D、T、 T’触发器 备注:实验2的操作结果 * * 一、实验目的 二、实验仪器及器材 1、数字逻辑实验台 2、集成块74LS00、 74LS74、74LS112 3、导线若干 1. 触发器的工作原理 三、实验原理 基本RS触发器是任何结构复杂的触发器必须包含的一个 最基础的组成单元,它可以由两个与非门或两个或非门交 叉连接构成。例如由两个与非门构成的RS触发器: Q R S Q 门1 门2 正常情况下,两个输出端子应保持互非状态。 一对互非的 输入端子 字母上面 横杠表示 低电平有效 触发器的两个稳定状态: 输出端Q=1时,触发器为1态; 输出端Q=0时,触发器处0态。 2. 基本RS触发器 三、实验原理 3. 74LS74的工作原理 实验原理 图4-27 双D触发器74LS74 (a) 外引脚图 (b)逻辑符号 双D触发器74LS74的功能表 触发方式为CP上升沿触发。 低电平有效的异步置0端和异步置1端 实验原理 74LS74的时序图 置0 置D 置1 实验原理 集成JK触发器74LS112 (a) 外引脚图 (b) 逻辑符号  74LS112为负边沿触发的双JK触发器。SD、RD分别为异步置1端和异步置0端,均为低电平有效。 4. 74LS112的工作原理 实验原理 7 4 L S 1 1 2 功 能 表 图4-26 74LS112的时序图 置0 置1 置1 置0 实验原理 5.触发器的特性方程 Q R S Q 1、分析与非门构成的基本R-S触发器的功能,验证表的功能 1 (1)任选一个JK触发器按图4-4接线,接通电源与地线。 (2)测试RD、SD的复位、置位功能。 (3)JK触发器逻辑功能测试,将测试结果记录于表格中。 2、测试双JK触发器74LS112的逻辑功能。 1 0 0 1 1 1 1 0 0 1 0 1 1 0 0 1 1 0 1 0 0 1 0 0 Qn=1 Qn=0 功 能 说 明 Qn+1 CP K J 观察功能表,电路状态发生改变的时刻在CP脉冲的下降沿 (1)用74LS74的D触发器接线; (2)测试复位、置位功能; (3)D触发器逻辑功能测试,将结果记入表中 3、测试双D触发器74LS74的逻辑功能 * *

文档评论(0)

资料 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档