- 1、本文档共43页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
09单片机——第2章——结构1.ppt
第二章 51单片机结构与时序 第一节 单片机系统结构 第二章 单片机的系统结构 1、主要硬件资源及片内结构: (1) 8位CPU,片内振荡器(1.2~12MHz); (2) 4KB/8KB程序存储器(ROM); (3) 128B/256B数据存储器(RAM); (4) 2/3个16位定时/计数器; (5) 32个可编程的I/O线(4个8位并行I/O端口); (6) 1个可编程全双工串行端口; (7) 5/6个中断源,2个中断优先级; (8) 可寻址64KB片外部数据存储器空间、 64KB片外部程序存储器空间的控制电路; (9) 有位寻址功能,适用于位处理器(布尔处理器)。 51 单 片 机 内 部 总 体 结 构 MCS-51单片机内部总体结构图 2、引脚定义及功能 (1)电源及时钟引脚 Vcc,Vss,XTAL1, XTAL2。 (2)控制引脚 RST,ALE/PROG,PSEN,EA/Vpp。 (3)I/O口引脚 P0.0 ~ P0.7:P0口8位双向I/O口; P1.0 ~ P1.7:P0口8位准双向I/O口; P2.0 ~ P2.7:P0口8位准双向I/O口; P3.0 ~ P3.7:P0口8位准双向I/O口。 单片机标准和准双向I/O口的区别? 标准双向口有高阻态,输入为真正的外部信号; 准双向口内部有上拉,故高电平为内部给出不是真正的外部信号!软件做处理时都要先向口写“1”! 单片机标准和准双向I/O口的区别? 因为P1、2、3有固定的内部上拉电阻,所以有时称它们为准双向口。当用做输入时被拉高,低则要靠外部电路拉低。而P0则是真双向口,因为作为输入时它是悬浮的。“准”就是“基本上的意思”,也就是“准双向口”不是正真的双向口。 关于P3口的复用功能 3、片外总线结构 4、CPU结构 (1)运算部件 ALU——算术逻辑部件; Acc——累加器,最常用; B——寄存器,主要用于乘除法; PSW——状态字寄存器。 (2)控制部件 DPTR——数据指针,可分高低字节DPH、DPL; PC——程序计数器; SP——堆栈指针,复位值为07H,通常设在30-7FH。 5、时钟电路 6、单片机的时序 时序:为达到单片机同步工作的目的,各种 操作信号在时间上有严格的先后次序,这些次序就是单片机的时序,时序是用定时单位说明的。 51时序单位有四个,从小到大依次为: 节拍、状态、机器周期、指令周期。 节拍(P):将振荡脉冲周期定义这一个节拍。 状态(S):单片机两个时钟周期为一个状态。 机器周期:6个状态组成一个机器周期。 指令周期:指行一条指令所占用的全部时间。 指令执行时序图 7、复位电路 复位后单片机的内部状态 8存储器 9、特殊功能寄存器 工作寄存器组地址表 认识Pi口: 2、每一位都可以作为双向I/O口 P0口内部电路 P0口某一位的结构图如下图所示,它由一个输出锁存器、两个三态输入缓冲器、一个转换开关MUX、一个输出驱动电路(T1和T2)和一个与门及一个非门组成。 (1) P0口用作通用I/O口 MUX与锁存器的Q端接通,与门输出为0,T1截止,输出驱动级就工作在需外接上拉电阻的漏极开路方式。 ① P0口用作输出口 CPU在执行输出指令时,内部数据总线的数据在“写锁存器”信号的作用下,由D端进入锁存器,取反后出现在Q端,再经过T2反向,则P0.X引脚上的数据就是内部总线的数据。由于T2为漏极开路输出,故此时必须外接上拉电阻。 (3)P0口小结 ① P0口既可作地址/数据总线使用,也可作通用I/O口使用。当P0口作地址/数据总线使用时,就不能再作通用I/O口使用了。 ② P0口作输出口使用时,输出级属漏极开路,必须外接上拉电阻,才有高电平输出。 ③ P0口作输入口读引脚时,应先向锁存器写1,使T2截止,不影响输入电平。 ④漏极开路的8位准双向I/O口,每位能驱动8个LS型TTL负载。 P1口的内部电路 P1口是唯一的单功能口,仅能作为通用I/O口使用。由于在其输出端接有上拉电阻,故可以直接输出而无需外接上拉电阻。 同P0口一样,当作输入口时,必须先向锁存器写“1”,使场效应管T截止。 每位能驱动4个LS型TTL负载。 P2口内部电路 图中的控制信号C决定转换开关MUX的位置:当C=0时,MUX拨向下方,P0口为通用I/O口;当控制信号C=1时,MUX拨向上方,P0口作为地址总线使用。 在实际应用中,P2口通常作为高8位地址总线使用。 每位能驱动4个LS型TTL负载。 P3口
您可能关注的文档
- 《算法与数据结构》模拟试题4--答案.doc
- 《算法与数据结构》模拟试题6.doc
- 09《数据结构与算法》课程设计格式要求.doc
- 2008-2009算法与数据结构试卷A.doc
- 2008-2009算法与数据结构试卷B.doc
- 2012年计算机二级公共基础知识数据结构与算法归纳及课后习题.doc
- linux windows 文件共享.doc
- Oracle_10g数据库基础教程-参考答案.doc
- 北航12《计算机网络与应用》在线作业.doc
- 基于Apache的Web服务架构.ppt
- 2021-2022第一次月考-厦门阶段复习纲要-高一历史【无模板】.pdf
- 2021-2022第一次月考-厦门阶段复习纲要-初三物理.pdf
- 2019-2020第一次月考-厦门阶段复习纲要-高一化学.pdf
- 2020-2021第一次月考-厦门阶段复习纲要-高二历史.pdf
- 2021-2022 3月质检-厦门阶段复习纲要-高三英语【无模板】.pdf
- 2019-2020第一次月考-厦门阶段复习纲要-初三数学.pdf
- 2021-2022第一次月考-厦门阶段复习纲要-高二物理(无模板).pdf
- 2021-2022第一次月考-厦门阶段复习纲要-初三物理(无模板).pdf
- 2020-2021第一次质检-厦门阶段复习纲要-高三化学.pdf
- 2020-2021第一次月考-厦门快乐学习模拟卷-高一英语.pdf
文档评论(0)