基于FPGA的频率计设计.docxVIP

  • 14
  • 0
  • 约2.26万字
  • 约 30页
  • 2017-09-21 发布于贵州
  • 举报
设计一台基于PC机的简易数字频率计软、硬件,信号为:矩形波、正弦波、三角波,信号峰幅范围:1mV-10V,精度:0.1级,频率范围:愈宽愈好!目录第一章 总体方案设计31.1 背景与概述31.2 频率计主要指标31.3 测量方法设计3第二章 硬件部分信号调理设计72.1 信号调理流程设计72.2 信号调理部分各个模块设计7第三章 软件部分频率测量设计113.1 分频模块设计113.2 计数模块设计123.3 控制模块设计133.4 频率测量软件整体设计143.5 FPGA控制LCD显示16第四章 串口传输及上位机软件设计174.1 串口传输设计174.2 上位机软件设计18第五章 设计总结215.1 设计总结21附录1:部分模块Verilog代码22附录2:上位机软件主要C#代码29第一章 总体方案设计1.1 背景与概述数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。它是一种用十进制数字,显示被测信号频率的数字测量仪器。它的基本功能是测量正弦信号,方波信号以及其他各种单位时间内变化的物理量。在进行模拟、数字电路的设计、安装、调试过程中,由于其使用十进制数显示,测量迅速,精度高,显示直观,所以经常要用到数字频率计。在传统的电子测量仪器中,示波器在进行频率测量时测量精度较低,误差较大。频谱仪可以准确的测量频率并显示被测信号的频谱,但测量速度较慢,无法实时快速的跟

文档评论(0)

1亿VIP精品文档

相关文档