基于FPGA的数字时钟设计---三峡大学电气与新能源学院.docVIP

  • 5
  • 0
  • 约8.94千字
  • 约 16页
  • 2017-09-21 发布于贵州
  • 举报

基于FPGA的数字时钟设计---三峡大学电气与新能源学院.doc

《CPLD及电子CAD》 同组同学:代磊 EDA介绍 EDA技术就是以计算机为工具,设计者在EDA软件MAX+plus II 或Quartus II )平台上,用硬件描述语言HDL或相关类似编程语言完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。EDA技术的出现,极大地提高了电路设计的效率和可操作性,减轻了设计者的劳动强度VHDL主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式和描述风格与句法是十分类似于一般的计算机高级语言。Entity(实体)用来说明模型的外部输入输出特征; Architecture(构造体)用来定义模型的内容和功能 每一个构造体必须有一个实体与它相对应,所以两者一般成对出现 (b).顺序语句和并行语句 顺序语句只能出现在进程(Process)和子程序中,子程序包括函数(Function)和过程(Procedure). 顺序语句种类进程语句赋值语句流程控制语句等待语句子程序调用语句返回语句空操作语句并行语句是VHDL区别于传统软件描述语言最显著的一个方面.各种并行语句在结构体中是同时并发执行的,也就是说,只要

文档评论(0)

1亿VIP精品文档

相关文档