VHDL语言的EDA《出租车计价器》数电课程设计.docVIP

  • 16
  • 0
  • 约1.34万字
  • 约 17页
  • 2017-09-17 发布于安徽
  • 举报

VHDL语言的EDA《出租车计价器》数电课程设计.doc

数电课程设计报告 设计课题: 出租车计价器 姓名: 班级: 学号: 指导老师 0引言 随着我国市场经济的发展,交通也越来越便利,特别是计程车,以快捷、方便的特点早已盛行各个城市,成为城市交通的重要工具。计程车市场从90年代初的起步阶段到现在已经进入了高峰期。随着城市化水平的提高和人民生活水平的改善,计程车的服务也就显得越来越重要。因此计程车计价器也就应运而生了。本设计就是针对目前计程车计价器的问题设计的一种基于可编程逻辑器件FPGA的ASIC,并用超高速硬件描述语言VHDL编程实现的可同时显示金额、乘车时间、乘车总路程的“多功能”计价器。有较好的实用价值和较高的可行性。 一、整体方案设计 实现计程车的计价器功能。一方面实现基本功能时,包括在行程中满足2公里以内计起步价6 元,以后在车行2公里后且10公里以内再按1.8元/公里,10公里以后按2.2元/公里计费;处于等待的状态下满足5 分钟以内不计价,以后以2元/分计费。另一方面多功能的实现,计价器可以显示总费用,总行程数和总乘车时间等等。实现模拟功能:能模拟汽车启动、停止等状态。 设计的主要技术指标如下: 1、计价范围:      0~9.0元   计价分辨率:     0.1元 2、计程范围:    0~99公里   计价分辨率:     1公里 3、计时范围:     59分59秒   计时分辨率:   

文档评论(0)

1亿VIP精品文档

相关文档