基于XilinxFPGA的数字系统设计初步.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于Xilinx FPGA的数字系统设计初步 当今,随着电子和集成电路技术的高速发展,通信、图像处理等应用需要越来越强大的数字信号处理能力。FPGA正是在这样的环境下迅速成长起来的明星,由于其可作为并行处理引擎,以硬件实现的方式提升信号处理性能,使其成为目前高速运算领域不可替代的主角。 本培训的培养目标是使学员迅速掌握Xilinx FPGA开发工具ISE的使用方法,熟悉其开发流程,并能独立进行初步的FPGA系统设计。经过培训,学员可以掌握数字系统的一般设计方法和使用Verilog HDL语言进行开发,并能够解决FPGA开发过程中的常见问题。 培训特色 1. 培训为期3天,20人左右小班制。 2. 课程以实验为主,实验时间占一半以上。在有针对性、实用性的实验中,穿插理论课程加以总结,以提高学员的综合运用能力。 3. 开发实例的设计与实现让学员全程参与,经过学习,学员对FPGA系统的设计与实 现两方面内容都能有较深的认识。 4. 除培训讲师,还配有一名教师参与实验辅导,帮助学员快速掌握实践方法。 培训目标 掌握Xilinx FPGA开发工具ISE的使用方法; 熟悉数字系统设计的一般流程; 会运用Verilog HDL语言构建逻辑器件; 掌握Xilinx软核PicoBlaze的用法。 培养对象 课程适合于在企业、高校科研和教学中需要利用FPGA进行研发的工程师、教师等工程技术人员,也适合相关专业领域和具有相应需求的高校研究生和高年级本科生。参加学习的学员需要有数字逻辑电路的基础。 教学平台 硬件—Digilent公司(美国)的Xilinx FPGA开发平台Atlys 软件—Xilinx ISE13.2 培训方式 本培训以项目案例为导向进行实战式教学。培训分为理论部分和实践部分。理论部分由资深教师辅导答疑,实践部分结合案例培养设计能力和解决实际问题能力。 师资团队 讲师团队来自于全球领先的可编程逻辑解决方案提供商XILINX公司的授权培训讲师及组成,具备FPGA系统设计技术,并有丰富的FPGA系统项目经验。培训结束,理论、实践双项考核成绩合格者,颁发Xilinx官方授权培训FPGA工程师证书。 时间:2013年月地点:课程费用:人民币0元/人(含餐、资料、学习用具) 可统一安排住宿,交通、住宿费自理。 户名:深圳市依元素科技有限公司 开户行:招商银行深圳景田支行 帐号:812482793710001 行号:308584001104 联系方式 依元素科技有限公司 联系人: 李莉 电话:010 传真:010E-mail:Jessica.lee@E-mail:gaoqin2009@ 3. 苏嵌教育 联系人:林新华 电话:02583587828 传真:02583587829 手机E-mail: 时间 课程主题 9:00-9:45 Xilinx FPGA简介 Xilinx FPGA开发工具-ISE 9:45-10:30 Verilog HDL简介 组合逻辑的Verilog HDL编写 TestBench基本语法 10:30-10:40 休息 10:40-11:40 实验一 数据选择器代码编写、综合和仿真 在ISE中新建工程,编写一个多路选择器的Verilog代码,进行综合。再编写TestBench并进行仿真。 11:40-13:30 午餐 休息 13:30-14:30 Verilog HDL语法介绍 14:30-14:40 休息 14:40-15:00 时序逻辑的Verilog HDL编写 15:40-16:40 实验二 移位寄存器代码编写、综合和仿真 在ISE中新建工程,编写一个移位寄存器的Verilog代码,进行综合。再编写TestBench并进行仿真。 15:40-17:00 交流 答疑 第二天 Day2 时间 课程主题 8:30-9:15 频率计的设计思路 结构分析

文档评论(0)

docindoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档