- 1、本文档共23页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
唐 山 学 院
EDA技术 课 程 设 计
题 目 出租车计费器设计
系 (部) 信息工程系
班 级 10通信本2班
姓 名
学 号
指导教师
2012 年 12 月 24 日至 12 月 28 日 共 1 周
EDA技术 课程设计任务书
一、设计题目、内容及要求
设计题目:出租车计费器设计
内容及要求:
(1)按行驶里程收费,起步价为6.00元,当里程小于3公里时,按照起步价计费,车行驶超过3公里后按1.2元/公里收费,停车等待累积时间超过2分钟,按照每分钟1.5元计费。
(2)实现车辆行驶的模拟:能模拟汽车的启动,停止,暂停等状态。
(3)计费器显示部分设计:用LED数码管实时显示车费和汽车行驶里程,用两位数字显示汽车行驶里程,显示方式为“XX”,单位为km。计程范围为0—99km,计程分辨率为1km;用五位数字显示总费用,显示方式为“XXX.X”,单价为元。计价范围为0—999.9元,计价分辨率为0.1元。
设计要求:
(1)根据任务要求确定电路各功能模块;
(2)写出设计程序;
(3)分析时序仿真结果;
(4)提交设计总结。
二、设计原始资料
QuartusⅡ软件;EDA实验箱;计算机一台; 三、要求的设计成果(课程设计说明书、设计实物、图纸等)
课程设计说明书1份,不少于2000字,应包含设计原理分析、相关软件介绍、仿真波形分析,实验箱下载验证等。
四、进程安排
周1-周3: 查阅资料,上机编写并调试设计程序;
周4:整理、撰写说明书;
周5:课程设计答辩并提交设计说明书。
五、主要参考资料
[1].Voknei A.Pedroni.《VHDL数字电路设计教程》.电子工业出版社,2008.5
[2].潘松,黄继业.《EDA技术实用教程》(第二版).科学出版社,2005.2
[3].焦素敏.《EDA应用技术》.清华大学出版社,2002.4
指导教师(签名): 教研室主任(签名): 课程设计成绩评定表
出勤
情况 出勤天数 缺勤天数 成
绩
评
定 出勤情况及设计过程表现(20分) 课设答辩(20分) 设计成果(60分) 总成绩(100分) 提问
(答辩)
问题
情况
综
合
评
定
指导教师签名:
年 月 日 目 录
前 言 1
1设计任务与要求 2
1.1设计任务 2
1.2设计要求 2
2系统组成 3
3主要模块功能的设计 4
3.1 分频模块 4
3.2 计量模块 4
3.3 控制模块 5
3.4 计费模块 5
3.5 译码显示模块 5
3.6 顶层模块 6
4程序调试运行 7
4.1分频模块源程序及仿真图 7
4.2计量模块源程序及仿真图 8
4.3控制模块源程序及仿真图 9
4.4计费模块源程序及仿真图 10
4.5程序最终功能实现仿真波形 12
4.6引脚设置 13
5设计心得 14
参考文献 15
附录 16
前 言
在科技高度发展的今天,集成电路和计算机应用得到了高速发展。尤其是计算机应用的发展。它在人们日常生活已逐渐崭露头角。大多数电子产品多是由计算机电路组成。而且将来的不久他们的身影将会更频繁的出现在我们身边。本设计利用VHDL语言、CPLD设计出租车计费系统,以QuartusⅡ软件作为开发平台,设计了出租车计费器系统程序并进行了程序仿真。使其实现计费以及预置和模拟汽车启动、停止、暂停等功能,并动态扫描显示车费数目和路程数目。
1.VHDL诞生于1982年,是由美国国防部开发的一种快速设计电路的工具,目前已经成为IEEE(The Institute of Electrical and Electronics)的一种工业标准硬件描叙语言。VHDL主要用于描述数字系统的结构、行为、功能和接口,非常适合用于可编程逻辑芯片的应用设计。除了含有许多具有硬件特征的语句外,VHDL的语言形式和描述风格与句法十分类似于一般的计算机高级语言。VHDL的程序特点是将一项工程设计,或称为设计实体(可以是个元件、电路模块或一个系统)分成外部(或称可示部分,即端口)和内部(或称为不可视部分,即结构体)两部分,外部负责对设计实体和端口引脚命名
您可能关注的文档
最近下载
- hg20675-1990t化工企业静电接地设计规程.(完整).doc VIP
- 2025上饶市四股桥乡“回村任职大学生” 选聘考试备考题库及答案解析.docx VIP
- 联合石化“巨亏”之因:投机还是套期会计?1__案例使用说明.pdf VIP
- 2025上饶市四股桥乡“回村任职大学生” 选聘笔试模拟试题及答案解析.docx VIP
- 2025上饶市四股桥乡“回村任职大学生” 选聘备考题库及答案解析.docx VIP
- 2025上饶市四股桥乡“回村任职大学生” 选聘考试备考试题及答案解析.docx VIP
- 2025上饶市四股桥乡“回村任职大学生” 选聘笔试备考试题及答案解析.docx VIP
- 注射泵及輸液泵操作流程.doc VIP
- 02S515图集高清建筑标准图集 .docx VIP
- 信贷专项检查方案.docx VIP
文档评论(0)