题目基于CPLD可变模计数器的设计与实现.docVIP

题目基于CPLD可变模计数器的设计与实现.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
题目 基于CPLD可变模计数器的设计与实现 作者姓名 侯文强 指导教师 刘笃仁 二级学院 电气信息工程学院 专 业 电子信息工程 学 号 7B081213 2012年5月10日 基于CPLD的可变模计数器的设计与实现 摘 要 随着电子技术、计算机技术和EDA技术的不断发展,利用FPGACPLD进行数字系统的开发已被广泛应用于通信、航天、医疗电子、工业控制等领域。与传统电路设计方法相比,FPGACPLD具有功能强大,开发周期短,投资少,便于追踪市场变化及时修改产品设计,以及开发工具智能化等特点。近年来,FPGACPLD发展迅速,随着集成电路制造工艺的不断进步,高性价比的FPGACPLD器件推陈出新,使FPGACPLD成为当今硬件设计的重要途径。在FPGACPLD的应用设计开发中,作为一种主流的硬件描述语言,具有很强的电路描述和建模能力,能从多个层次对数字系统进行建模和描述,从而大大简化了硬件设计任务,提高了设计效率和可靠性,并在语言易读性和层次化、结构化设计方面表现出了强大的生命力和应用潜力。 计数器是数字系统中使用最多的时序电路之一,不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。可变模计数器由于计数容量可以根据需要进行变化,为其广泛使用创造了便利。在Altera QuartusⅡ开发环境下,用语言设计了一种具有清零、置数、使能控制、可逆计数和可变模功能的计数器。 CPLD based design and Realization of the variable modulo counter Abstract With the continuous development of electronic technology, computer technology and EDA technology, Digital systems with FPGA/CPLD has been widely used in communications, aerospace, medical electronics, industrial control and other fields. Compared with the traditional circuit design, FPGA / CPLD has advantages of powerful, short development cycle, less investment, easy to track changes in the market in a timely manner to modify products design, and intelligent development tools. In recent years, FPGA/CPLD has developed rapidly, with the continuous advancement of integrated circuit manufacturing processes, efficient and cost-effective FPGA/CPLD devices have become a significant way in hardware design. In the application of FPGA/CPLD design, Verilog is acting as a mainstream hardware description language, with the circuit description and modeling capabilities from multiple levels of digital systems modeling and description, which greatly simplifies the hardware design tasks, improves design efficiency and reliability, and makes it easy in structured design. Verilog is demonstrating the great vitality and potential applications. Counter is one of the most important sequential circuits in digital systems. It not only can be used to measure clock pulses, but al

文档评论(0)

docindoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档