- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
维普资讯
2007年第1期
中图分类号:TN402 文献标识码:A 文章编号:1009—2552(20o7)01一O064—04
16点基 4一FFT芯片设计技术研究
丁晓磊,朱 恩,赵 梅
(东南大学射频与光电集成电路研究所 ,南京 210096)
摘 要:n 算法是高速实时信号处理的关键算法之一,在很多领域有广泛应用。文中采用了基一
4,按时间抽取FFTr算法,完成了16点,32bit位长,定点复数FFr的设计。基 一4蝶形单元中采
用32位Booth算法乘法器,并使用 3级流水线设计,并行的处理四路输入数据,极大地提高了
FFr的处理速度。本设计划分为多个功能模块,全部采用VerilogHDL语言描述,并且通过仿真
验证 。
关键词:FFr;基 一4蝶形运算单元;流水线;VerilogHDL
Technologyresearch 0fa 16一point.radix一4 FFT chip design
DINGXiao—lei.ZHUEn.ZHAO Mei
(InstituteofRFOE—Ics,SoutheastUniver~ty,Nanjing210096,China)
Abstract:TheFastFourierTransform(n )isoneofthemostimportantalgorithmsofhighreal—timesignal
processing.Inhtisarticle,hteprocessorisdesignedofr16samples,32bits,fixed,complexn .Th eradix一
4butterflyunitadoptshte32bi~multiplierofBooht algorithm.Th e3levelspipelinestructureand4parallele
dataareuesedinhteF1F]rprocesosr.Th emainpurposeofusinghtesetobhniquesisgetbetterperfomr anceby
balancing htespeedandhtepowerconsume.Th isdesignhas somefunctionblocksbasde onVerilogHDL,and
itproveshteverity.
Keywords:n ;radix一4butterflyunit;pipe line;VerilogHDL
0 引言 法、基 一4算法的优点,但L型碟式运算结构在控制
FFTr作为时域和频域转化的基本运算,是数字 上要复杂。基 一4算法与基 一2算法相比,节省约
谱分析的必要前提。FFr方法是信号处理领域核心 25%乘法次数,并且可以使存储器和运算部件间的
的算法之一,广泛应用于雷达处理 、观测,定时定位 必要通讯减少一半,并行l生提高4倍,同样时钟频率
处理,数字通信、无线通讯、声纳、图像处理等领域。 下的运算速度是基 一2FFr的2倍。从算法的角度,
FFr的实现方法分软件和硬件实现两类,高速实时 基一4FFr比基 一2FFr结构更能实现低功耗 。综
FFr的实现以硬件实现方法为主,具体又分为ASIC 合考虑,本文采用基 一4FFTr算法。
方法 、FPGA方法 、DSP方法 和通用 处理机方 法 本文以16点FFTr处理器的硬件设计为切入点,
(GPP)等。从处理速度、芯片面积和功耗等几方面 运用并行结构设计,在低功耗和速度方面做了考虑。
考虑,ASIC方法性能最好 ,FPGA方法次之。
文档评论(0)