并行计算-多媒体课件-并行体系结构-lec08-SMP2.pptVIP

  • 9
  • 0
  • 约7.31千字
  • 约 39页
  • 2017-09-12 发布于江苏
  • 举报

并行计算-多媒体课件-并行体系结构-lec08-SMP2.ppt

Parallel Computer Architecture 并行计算机体系结构 Lecture 9 Overview Review of Lec8 顺序一致性模型 MSI协议 MESI协议 Dragon协议 Review of Lec8 侦听高速缓存一致性 通过对自然发生的事件应用额外的解释以解决困难问题 状态迁移,总线事务 写直达高速缓存 2-状态: 无效, 有效 没有新的事务,没有新线 高速缓存一致性机制可用来实现存储一致性, 因为所有的写操作都是按照总线顺序执行的 糟糕的性能 写直达使无效协议 在每个高速缓存中每个块的两个状态 与单处理器中类似 块状态是一个p-维状态向量 与块状态关联的硬件状态位在高速缓存中other blocks can be seen as being in invalid (not-present) state in that cache 写操作使其它高速缓存无效 某一个块可以同时有多个写操作,但是 写操作可以使它们无效 高速缓存一致性定义 内存操作 load, store, 读-更新-写 发出(内存操作) 离开处理器内部到达存储系统,包括高速缓存,写缓冲,总线和内存模块 (对处理器来说,内存操作)执行了 write: 后续的读操作将返回该写操作或后续的写操作的值 read: 后续的写操作已不能影响到该操作返回的值 高速缓存一致性系统 对于每个内存位

文档评论(0)

1亿VIP精品文档

相关文档