郑州轻工业学院
可编程数字系统设计
题 目 基于FPGA的I2C接口程序实现
学生姓名 吕 彦 梅 专业班级电子信息工程10-2班
学号 541001030221
院 (系) 电气信息工程学院 指导教师 完成时间给予FPGA的I2C接口程序实现
摘要
串行扩展接口的发展是新一代单片机技术的显著特点,其中I2C 总线功耗低,结构简单,使用灵活,被广泛应用于视频、音像等各类设备中。
本课题首先研究了IIC 总线的规范,简要介绍了Quartus Ⅱ设计平台,以及FPGA 的设计流程。在此基础上,重点介绍了IIC 接口的总体设计方案,详细描述时序状态机的工作原理和Verilog HDL 语言的实现,以及在Quartus Ⅱ平台上的时序仿真。本系统采用了自顶向下的设计方法,利用了Verilog HDL 语言的结构描述风格,把整个设计分成6 个模块,时钟分频模块,寄存器组模块,数据接收模块,数据发送模块,输出缓冲模块,时序控制模块,顶层模块也采用语言描述。在QuartusⅡ平台上,实现系统的功能和仿真。
关键词 现场可编程逻辑门阵列 IIC总线 状态机 时序仿真
原创力文档

文档评论(0)