第11讲有限状态机(mealy型)的设计.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(1) 分析设计要求,列出全部可能状态: 未收到一个有效位(0)  :S0 收到一个有效位(1) :S1 连续收到两个有效位(11) :S2 连续收到三个有效位(110) :S3 连续收到四个有效位(1101) :S4 (2) 状态转移图: ③ 状态转移图: 第 11 讲 有限状态机(mealy型) 设计 电子设计自动化技术 教 学 目 的 认识状态机及其特点 学习状态转移图的画法 掌握摩尔(Mealy)型状态机的VHDL设计法 状态机分类 根据输出信号产生的机理不同,状态机可以分成两类: 摩尔(Moore)型状态机--输出信号仅和状态有关 米勒(Mealy)型状态机--输出信号和状态、输入信号有关 4 Moore型状态机设计方法 摩尔型状态机的典型结构 4 Moore型状态机设计方法 More型状态机输出仅和状态机的当前状态有关,与外部输入无关,即: 外部输出是内部状态的函数。 输入信号的变化决定当前状态的下一状态,即次态。 状态转移图描述方式: Si/ZOi Data_INi 例:设计一个序列检测器。要求检测器连续收到串行码{1101}后,输出检测标志1,否则输出0。 状态机设计步骤: ① 分析设计要求,列出全部可能状态; ② 画出状态转移图; ③ 用VHDL语言描述状态机。 4 Moore型状态机设计方法 4 Moore型状态机设计方法 1101 S0/0 S1/0 S2/0 S4/1 S3/0 1 1 0 1 0 1 0 1 0 0 Si/ZOi Data_INi 4 Moore型状态机设计方法 4 Moore型状态机设计方法 (3)用VHDL语言描述状态机 定义状态机— 枚举类型 状态转换描述 输出信号描述 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY moore IS PORT( clk, data:IN STD_LOGIC; zo :OUT STD_LOGIC); END moore; 实体设计 12.4 Moore型状态机设计方法 ARCHITECTURE a OF moore IS TYPE STATE IS (S0,S1,S2,S3,S4); SIGNAL pstate :STATE; BEGIN PROCESS(clk) BEGIN IF (clk’EVENT AND clk=‘1’) THEN CASE pstate is WHEN S0= IF data=‘1’ THEN pstate=S1; ELSE pstate=S0; END IF; WHEN S1= IF data=‘1’ THEN pstate=S2; ELSE pstate=S0; END IF; WHEN S2= IF data=‘0’ THEN pstate=S3; ELSE pstate=S2; END IF; WHEN S3= IF data=‘1’ THEN pstate=S4; ELSE pstate=S0; END IF; WHEN S4= IF data=‘1’ THEN pstate=S1; ELSE pstate=S0; END IF; END CASE; END IF; END PROCESS; zo=‘1’ WHEN pstate=s4 ELSE ‘0’; END a; 定义状态机 输出信号描述 状态转移描述 ARCHITECTURE a OF moore IS TYPE STATE IS (S0,S1,S2,S3,S4); SIGNAL pstate :STATE; BEGIN PROCESS(clk) BEGIN IF (clk’EVENT AND clk=‘1’) THEN CASE pstate is WHEN S0= IF data=‘1’ THEN pstate=S1; ELSE pstate=S0; END IF; WHEN S1= IF data=‘1’ THEN pstate=S2; ELSE pstate=S0; END IF;

文档评论(0)

天马行空 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档