FPGA通信设计基础_第二章Dsp_Builder使用初步20130520.pptVIP

  • 23
  • 0
  • 约 95页
  • 2017-09-06 发布于重庆
  • 举报

FPGA通信设计基础_第二章Dsp_Builder使用初步20130520.ppt

图2-44设置仿真文件路径 2.5.5使用QuartusII实现时序仿真 图2-45 sinout工程的QuartusII仿真波形(门级时序仿真) 2.5.5使用QuartusII实现时序仿真 2.2.6硬件测试与硬件实现 百度云盘资料共享网址/share/link?shareid=498865uk=2601038505 链接:/share/link?shareid=499157uk=2601038505 密码:xkvf * 设置SinCtrl 10、放置端口SinCtrl 设置SinCtrl 10、放置端口SinCtrl 设置乘法单元 11、放置Product模块 设置SinOut 12. 放置输出端口SinOut 13. 设计文件存盘 Step模块 2.5.2 Simulink模型仿真 1、加入仿真步进模块 Scope模型 2.5.2 Simulink模型仿真 2、添加波形观察模块 Scope初始显示 2、添加波形观察模块 设置Scope参数 3、Scope参数设置 sinout全图 3、Scope参数设置 设置仿真步长Step 4、设置仿真激励 运行simulink仿真 4、设置仿真激励 simulink仿真设置 5、启动仿真 有符号输出波形(系统级仿真 ) 5、启动仿真 无符号输出波形(系统级仿真) 5、启动仿真 无符号整数Signed Integer输出电路 6、设计成无符号数据输出 SinOut1模块设置 7、各模块功能说明 ExtractBit模块设置 7、各模块功能说明 BusConversion模块设置 7、各模块功能说明 BusConcatenation模块设置 7、各模块功能说明 SinOut1模块设置 7、各模块功能说明 NOT模块设置 7、各模块功能说明 双击SignalCompiler 2.5.3 SignalCompiler使用方法 1、分析当前的模型 打开SignalCompiler窗口 2、设置Signal Compiler sinout工程处理信息 3、把模型文件MDL转换成VHDL 4、综合(Synthesis) 5、QuartusII适配 准备执行tcl文件 2.5.4 使用ModelSim进行RTL级仿真 ModelSim仿真结果 2.5.4 使用ModelSim进行RTL级仿真 ModelSim的信号设置 2.5.4 使用ModelSim进行RTL级仿真 图2-39 设为Analog 2.5.4 使用ModelSim进行RTL级仿真 图2-40 sinout工程的ModelSim仿真波形(RTL级仿真) 2.5.4 使用ModelSim进行RTL级仿真 图2-41 打开QuartusII工程进行编译和时序仿真 2.5.5使用QuartusII实现时序仿真 图2-42 QuartusII工程VHDL程序实体 2.5.5使用QuartusII实现时序仿真 图2-43 打开QuartusII工程的vec仿真激励文件 2.5.5使用QuartusII实现时序仿真 4、复信号处理库 4、复信号处理库 Butterfly Complex Multiplexer Complex Conjugate Complex Delay Complex Product Complex AddSub Complex Constant Complex to Real-imag Real-imag to Complex Implement Decimation in Time FFT Butterfly a,b,W,A,B Are Complex Number (Signed Integer) a=x+jX; b=y+jY; W = v+jV A = a+bW; B = a-bW A = (x+yv)+YV + j(X+Yv-yV) B = (x-yv)-YV + j(X-Yv+yV) 4、复信号处理库-- Butterfly 4、复信号模块--Complex – Real-Imag to Complex X = a + Bj Conjugate: Conjugate(X) = a - Bj Invert: Invert(X) = -a - Bj X = a + Bj Y = C + Dj Multiply: X * Y = (A*C – B*D) + (A*D + BC)j 5、Gate Control Library Case

文档评论(0)

1亿VIP精品文档

相关文档