低功耗0.18μm高速1%3a4分接器设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
优秀硕士毕业论文,完美PDF格式,可在线免费浏览全文和下载,支持复制编辑,可为大学生本专业本院系本科专科大专和研究生学士硕士相关类学生提供毕业论文范文范例指导,也可为要代写发表职称论文提供参考!!!

摘 要 随着计算机网络的迅猛发展、多媒体通信的广泛应用和信息高速公路的大规模建设, 人们对高速通信系统的需求越来越高。光纤通信以其通信容量大、损耗小、保密性好、 价格低廉等优点逐渐成为现代通信中极为重要的一种通信方式。目前2.5Gb/s的光纤通 信系统已被广泛应用,10Gb/s速率的超高速干线系统正逐渐得到推广,更高速率系统的 开发和研究日益成为相关人员考虑的重点。 O.18pm 本次课题采用TSMC CMOS工艺设计并实现10Gb/s高速1:4分接器, 此分接器系统采用树型结构,由两个低速I:2分接单元和一个高速1:2分接单元级联而 成。整体电路由锁存器、分频器以及输入输出缓冲组成,全都采用CMOS逻辑电路实 现。其中锁存器电路均采用动态传输门逻辑实现。电路设计充分利用了CMOS电路静~ 态功耗为零的优点,电路在高速率稳定工作的前提下,最大限度降低整体电路功耗。测 试结果表明,输入数据为10Gb/s伪随机信号,四路2.5Gb/s分接数据正确,稳定,眼图 148nm。 中核心面积仅为162nmx 光纤通信技术的进步是信息社会的需要,是经济发展的必然。开发具有自主知识产 权的光纤通信集成电路芯片对我国信息化建设有着重大的意义。作为光纤通信的重要组 成部分,分接器的设计在工作速率的提升以及功耗降低方面还有着很大的提升空间。随 着光纤通信技术的发展与运用领域的逐渐扩大,如何降低功耗成为了现今研究的主要方 关键字:分接器;CMOS;低功耗;动态传输门锁存器;光纤通信 IIII lIIII I I Ill[II[IIII Abstract andthe communication Withthe of networks,multimedia developmentcomputer rapid tobuild information information isurgent the superhighway,it for communicationarethe and ofmodemcommunication importantparts systemsprincipal as transmit SOurCe,anti itsmeritssuch distance,economizingenergy capacity,long great the2.5Gb/s communicationhas interferenceandantiradiation system ete.Nowadaysoptical 0Gb/srate is been trunkingsystemgraduallyprom

您可能关注的文档

文档评论(0)

wpxuang12 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档