网站大量收购独家精品文档,联系QQ:2885784924

8位RISC微处理器设计与仿真毕业论文.doc

  1. 1、本文档共57页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
本科学生毕业论文 论文题目: 8位RISC微处理器设计与仿真 学 院: 年 级: 专 业: 集成电路设计与集成系统 姓 名: 学 号: 指导教师: 摘要 CPU 即中央处理单元的英文缩写,它是计算机的核心部件。计算机进行信息处理可分为将数据和程序(即指令序列)输入到计算机的存储器中和从第一条指令的地址起开始执行该程序,得到所需结果,结束运行。CPU的作用是协调并控制计算机的各个部件执行程序的指令序列,使其有条不紊地进行。因此它必须具有取指令、分析指令、执行指令的功能。 RISC(reduced instruction set computer,精简指令集计算机)是一种执行较少类型计算机指令的微处理器Quartus II进行仿真,全面而系统地介绍了RSIC CPU设计设计实例从模块划分、设计输入、功能仿真、逻辑综合、时序仿真等各环节的流程和方法。同时本CPU的总体结构到局部功能的实现采用了自顶向下的设计方法和模块化的设计思想Abstract CPU is the the acronym of Central Pressing Unit.it is the centre of computer.There are two parts:taking the data and program(order-array)put in the computer and carry out the program from the first order,receive the result,then finish the running.The function of CPU is coordination and control every part to carry out the order,make it go well,so the CPU are provided with the function of get analyse and carry out the order. RISC(reduced instruction set computer)CUP means that make the CPU as simple as possible,it is simple,but it is provided with function and constraction as a CPU , This paper discusses the construction of RISC CPU and introduces how to design a RISC CPU.Then the paper focuses on an 8 bits RISC CPU. Combined with EDA tools——Quartus II simulation tool it comprehensively and systematacially introduces the flow and methodology of RISC CPU design which is from module partition,design import,function simulation,logic synthesis,timing simulation.At the same time,the construction of CPU and function of part with the design ideology frome top to bottom. Key words RISC CPU;Verilog HDL;Function Simulation 目 录 摘要 I Abstract II 前 言 1 第一章 CPU与RISC CPU 2 1.1 CPU概述 2 1.1.1 基本原理 2 1.1.2基本结构 2 1.2 CPU发展与前景 3 1.2.1 CPU的发展史 3 1.2.2 CPU多核的必然 3 1.3 RISC CPU介绍 4 1.4本章小结 4 第二章 语言与操作工具的概述 5 2.1 Verilog HDL语言概述 5 2.1.1 HDL概念与发展史 5 2.1.2 Verilog HDL语言特点 5 2.2 QuartusII概述 6 2.2.1 QuartusII概念与发展史 7 2.2.2 QuartusII特点 7 2.3本章小结 7 第三章 RISC CPU结构 9 3.1 RISC CPU各个子模块的功能和设计思想 9 3.1.1 RISC CPU寻址方式和指令系统 10 3.1.2 时钟发生器 10 3.1.3 指令寄存器 12

您可能关注的文档

文档评论(0)

追风少年 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档