- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(1) 行为描述法:采用进程语句,顺序描述被称设计实体的行为。 (2) 数据流描述法:采用进程语句顺序描述数据流在控制流作用下被加工、处理、存储的全过程。 (3) 结构描述法,采用并行处理语句描述设计实体内的结构组织和元件互连关系。 配置 配置 习 题 1.什么是Top-Down设计方式? 2.EDA设计流程包含哪几个主要步骤? 3.CPLD和FPGA的区别是什么? 4. 简述CPLD/FPGA的设计流程,并解释其中的主要概念。 5. 什么是时序仿真? 什么是功能仿真? 6. VHDL语言有什么特点?它的基本结构分成几个部分?试简要说明每一部分的功能和格式。 【例3-4】试用VHDL语言描述下图所示电路。 VHDL语言的程序结构 --实体说明 ENTITY xor2 IS --实体名为xor2 PORT(A,B:IN BIT; --A、B为输入引脚,数据类型BIT Y:OUT BIT); --Y为输出引脚,数据类型BIT END xor2; --结构体 ARCHITECTURE a OF xor2 IS --结构体名为a SIGNAL temp1,temp2,temp3:BIT; --类属参数说明语句 BEGIN --开始结构体描述 temp1=A NAND B; --A和B与非运算,结果赋给temp1 temp2=A NAND temp1; --A和temp1与非运算给temp2 temp3=B NAND temp1; --B和temp1与非运算给temp3 Y=temp2 NAND temp3; END a; --结束结构体描述 VHDL语言的程序结构 在上述例子中,temp1、temp2、temp3和Y这四条赋值语句之间是并行运行的关系,即它们的执行是同步的。只要某个信号发生变化,都会立即引起相应的语句被执行,产生相应的输出,而不管该语句的书写先后顺序。这一点和传统的程序设计语言的顺序执行情况是不同的,但它和硬件电路的工作情况相一致,这种并行的执行方式是VHDL与传统程序语言的最显著区别。 VHDL语言的程序结构 第三章 VHDL基本概念 硬件描述语言概述 VHDL程序的实体和结构体 VHDL程序的库和程序包 VHDL程序的配置 VHDL基本概念 一、库 (LIBRARY) 库是经编译后数据的集合,它可以是预先定义好的数据类型,也可以是已编译过的设计单元(包括实体说明、结构体、程序包等)。因此可以把库看成是用于存放预先完成的数据类型和源设计单元的仓库。如果在一项VHDL设计中要用到库中的信息,就必须在这项设计中预先打开这个库。在综合过程中,每当综合器遇到库语言,就可将库指定的源文件读入,并参与综合。 库的语句书写格式如下: LIBRARY 库名; VHDL的库 1.IEEE库。IEEE库是VHDL设计中最常用的库,它包含了IEEE标准的程序包和其他一些支持工业标准的程序包。IEEE库中主要包括STD_LOGIC_1164、STD_LOGIC_UNSIGNED、STD_LOGIC_SIGNED等标准程序包,其中的STD_LOGIC_1164是最重要和最常用的程序包。使用IEEE库时必须先用语句LIBRARY IEEE声明。 2.STD库。STD库是VHDL的标准库。在利用VHDL进行设计时,可以自动使用这个库,而不必像IEEE库那样需首先声明。因此类似“LIBRARY STD;”的语句是不必要的。 库的分类 VHDL的库 3.WORK库。WORK库是VHDL设计的现行工作库,用于存放用户设计和定义的一些设计单元和程序包。因此它自动满足VHDL标准,在实际调用时不必预先声明,所以像“LIBRARY WORK;”的语句也是不必要的。 在PC或工作站上利用VHDL进行项目设计时,不允许在根目录下进行,而必须为此设定一个文件夹,用于保存此项目的设计文件。VHDL综合器将此文件夹默认为WORK库。必须注意,工作库并非文件夹的名称,而是一个逻辑名,综合器将指向该文件夹的路径。 4.用户自定义库。用于为自身设计需要所开发的共用程序包河实体等,也可以汇集在一起定义成一个库。 VHDL的库 在一个库中往往有很多可使用的资源,这些资源通常存放在不同的程序包中。使用时,除了声明所在的库外,还要说明使用的是该库中的哪个程序包。说明书写格式如下。 LIBRARY 库名; USE 库名.程序
文档评论(0)