- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机硬件技术实践报告
题目 定时中断采样与开关控制
姓名
专业 自动化(核电运行方向)
班级
学号
目录
一、实验目的············································
二、小组成员分工
实验目的通过本项课程设计,对计算机硬件课程中涉及的芯片结构、控制原理、硬件编程等方面有一定的感性认识和实践操作能力,更好的理解课程中讲述的基本原理和概念。进行计算机硬件课程设计前,应学习并掌握了8086/8088汇编语言编程方法,掌握了8255、8253、8259、存储器等芯片的基本结构和工作原理,掌握了芯片编程控制的方法。通过本项课程设计,对计算机硬件课程中涉及的芯片结构、控制原理、硬件编程等方面有一定的感性认识和实践操作能力,更好的理解课程中讲述的基本原理和概念。小组成员分工及成果
李 慧:和组员共同完成报告
实验内容
本实验要完成的目标是通过电位器W1产生的0-5V电压,8259每2秒中断一次,中断后对0809采样一次,比较0809的采样值,0809的输入值在0-2.5V,4个开关量输出控制的灯全灭,输入值在大于2.5V小于或等于3V时,有一个灯亮,输入值在大于3V小于等于3.5V时2个灯亮,输入值在大于3.5V 小于等于4V时3个灯亮,输入值在大于4V时4个灯亮。
四、设计任务
1、选用8086和适当的存储器及接口芯片完成相应的功能。
2、画出详细的硬件连接图。
3、给出程序设计思路、画出软件流程图。
5、给出所有程序清单并加上必要注释。
6、完成设计说明书(列出所用器件型号)。
五、所用器件
CPU8086、并行接口8255A、中断申请8259A、8253计数器、0808A/D转换器、地址锁存器74273等
主要器件简介:
8086
主要功能:8086 CPU包括两大部分:EU和BIU
BIU不断地从存储器取指令送入IPQ,EU不断地从IPQ取出指令执
行;EU和BIU构成了一个简单的2工位流水线;指令预取队列IPQ
是实现流水线操作的关键(类似于工厂流水线的传送带)。
主要引脚:数据信号线(DB)与地址信号线(AB):
AD7~AD0:三态,地址/数据复用线。ALE有效时为地址的低8位;
地址信号有效时为输出,传送数据信号时为双向;
A19~A16:三态,输出。高4位地址信号,与状态信号 S6-S3分时
复用;
A15~A8:三态,输出。输出8位地址信号;
WR:三态,输出。写命令信号;
RD:三态,输出。读命令信号;
IO/M:三态,输出。指出当前访问的是存储器还是I/O接口;
高:I/O接口,低:内存;
DEN:三态,输出。低电平时,表示DB上的数据有效;
RESET:输入,为高时,CPU执行复位;
ALE:三态,输出。高:AB地址有效;
DT/R:三态,输出。数据传送方向,高:CPU输出,低:CPU输入
图1.8086芯片引脚图
8253
概貌介绍:3个16位的定时/计数器(通道);
4引脚双列直插式;最高计数频率2MHz;
TTL电平兼容;单电源+5V供电。
主要构成:计数器(3个)包括:16位初值寄存器(只写)、16位计数寄存器(减1
计数器)、16位锁存寄存器(只读);
控制寄存器(1个):存放控制命令字(8位)(只写);
占用4个地址:3个计数器,1个控制寄存器。
主要引线:CLKn:时钟脉冲输入,计数器的计时基准;
GATEn:门控信号输入,控制计数器的启停;
OUTn:计数器输出信号,不同工作方式下产生不同波形。(n = 0~2)。
图2.8253内部结构图 图3.8253芯片引脚图
8255
主要功能:含3个独立的8位并行输入/输出端口,各端口均具有数据的控制和
锁存/缓冲能力。
可通过编程设置各端口的工作方式和数据传送方向(入/出/双向)。
主要引脚:连接外设端的
您可能关注的文档
最近下载
- 2025年危险品水路运输从业资格考试复习题库资料(浓缩500题).pdf
- 标准图集-苏S13-2022 预制混凝土排水检查井.pdf VIP
- T/CSWSL 036-2024N-酰基高丝氨酸内酯酶.pdf
- 2025至2030中国宫颈癌疫苗行业市场占有率及投资前景评估规划报告.docx VIP
- 2025至2030汽车防爆膜行业市场占有率及投资前景评估规划报告.docx VIP
- 2025至2030热熔线标涂料行业市场发展分析及投资前景报告.docx VIP
- 2021年禁毒社工招聘考试试题.doc VIP
- 医院病理技师礼仪与病理诊断.pptx VIP
- 2021年度禁毒社工招聘考试试题.doc VIP
- 《十二公民》剧本.docx VIP
文档评论(0)