2014年ARM指令分类及其寻址方式.pptVIP

  1. 1、本文档共28页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 3.3 ARM指令集-加载 / 存储指令 ARM 微处理器支持加载 / 存储指令用于在寄存器和存储器之间传送数据 LDR 字数据加载指令 LDRB 字节数据加载指令 LDRH 半字数据加载指令 STR 字数据存储指令 STRB 字节数据存储指令 STRH 半字数据存储指令 例: LDR R0 , [R1 , R2] ;将存储器地址为 R1+R2 的字数据读入 ;寄存器 R0 LDR R0 , [R1 , R2] !;将存储器地址为 R1+R2 的字数据读 ;寄存器 R0 ,并将新地址R1+ R2 写入R1 。 STR R0 , [R1] ,# 8 ;将 R0 中的字数据写入以 R1 为地址的 ;存储器中,并将新地址 R1 + 8 写入 R1 。 STR R0 , [R1 ,# 8] ;将 R0 中的字数据写入以 R1 + 8 为 ;地址的存储器中。 * 3.3 ARM指令集-批量数据加载/存储指令 ARM 微处理器所支持批量数据加载 / 存储指令可以一次在一片连续的存储 器单元和多个寄存器之间传送数据。 LDM 批量数据加载指令 STM 批量数据存储指令 例: STMFD R13! , {R0 , R4-R12 , LR} ;将寄存器列表中的寄 ;存器( R0 , R4 到 R12 ,LR )存入堆栈。 LDMFD R13! , {R0 , R4-R12 , PC} ;将堆栈内容恢复到寄 ;存器( R0 , R4 到 R12 ,LR赋值给PC )。 注意:IA 每次传送后地址加1; IB 每次传送前地址加1; DA 每次传送后地址减 1; DB 每次传送前地址减1; FD 满递减堆栈; ED 空递减堆栈; FA 满递 增堆栈; EA 空递增堆栈; * 3.3 ARM指令集-数据交换指令 ARM 微处理器所支持的数据交换指令能在存储器和寄存器之间交换数据。 SWP 字数据交换指令 SWPB 字节数据交换指令 例: SWP R0 ,R1 ,[R2] ;将 R2 所指向的存储器中的字数据送 ;到 R0 ,同时将 R1 中的字数据传送到 R2 所指向的存储单元。 SWP R0 ,R0 ,[R1] ;该指令完成将 R1 所指向的存储器中 ;的字数据与 R0 中的字数据交换。 SWPB R0 , R1 , [R2] ;将 R2 所指向的存储器中的字节数 ;据传送到 R0 , R0 的高 24 位清零,同时将 R1 中 ;的低 8 位数据传送到 R2 所指向的存储单元。 SWPB R0 , R0 , [R1] ;该指令完成将 R1 所指向的存储器 ;中的字节数据与 R0 中的低 8 位数据交换。 * 3.3 ARM指令集-协处理器指令 ARM 微处理器可支持多达 16 个协处理器,用于各种协处理操 作,在程序执行的过程中,每个协处理器只执行针对自身的协处理指 令。 CDP 协处理器数操作指令;用于ARM处理器初始化ARM协处理器的数据处理操作。 LDC 协处理器数据加载指令;用于ARM协处理器寄存器和内存单元间的数据传送。 STC 协处理器数据存储指令;用于ARM协处理器寄存器和内存单元间的数据传送。 MCR ARM 处理器寄存器到协处理器寄存器的数据传送指令。 MRC 协处理器寄存器到ARM 处理器寄存器的数据传送指令。 * 3.3 ARM指令集-异常产生指令 ARM 微处理器所支持的异常指令有如下两条: SWI 软件中断指令 ,用来实现在用户模式下对操作系统中特权模式的程序调用。 BKPT 断点中断指令,主要用于产生软件断点,供调试程序用。 例: SWI 0x02 ;该指令调用操作系统编号位 02 ;的系统例程。 BKPT 指令产生软件断点中断,可用于程序的调试。 * 3.4 Thumb指令介绍 Thumb指令的特点: Thumb 指令的长度为

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档