DSP 第2_0章TMS320C54x数字信号处理器硬件结构.pdf

DSP 第2_0章TMS320C54x数字信号处理器硬件结构.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第2章 TMS320C54x数字信号 处理器硬件结构 何熠 天津大学自动化学院 2013-8 2013-08-26 1 第2章 TMS320C54x数字信号处理器硬件结构  2.1 TMS320C54x的特点和硬件组成框图  2.2 TMS320C54x的总线结构  2.3 TMS320C54x的存储器分配  2.4 中央处理单元(CPU )  2.5 TMS320C54x片内外设简介  2.6 硬件复位操作  2.7 TMS320VC5402引脚及说明 2013-08-26 2 2.1 TMS320C54x的特点和硬件组成框图 TMS320C54x简介 TMS320C54x DSP 内部硬件组成框图 TMS320C54x的主要特性 2013-08-26 3 返回首页 2.1 TMS320C54x的特点和硬件组成框图 TMS320C54x简介  TI公司,1996,定点DSP  修正哈佛结构  片内  8条总线:1程序,3数据,4地址  CPU  在片存储器  在片外围电路  高度专业化的指令系统  优点:功耗小、高度并行 返回首页 2013-08-26 4 图2-1 TMS320C54x DSP 内部硬件组成框图 从7方面讨论 主要特性 1CPU 2存储器 3指令系统 4在片外围电路 5 电源 6在片仿真接口 7速度 2013-08-26 5 2.1 TMS320C54x的特点和硬件组成框图 TMS320C54x的主要特性 1CPU 2存储器 3指令系统 4在片外围电路 5 电源 6在片仿真接口 7速度 地址总线 先进的多总线结构。 40 位 算 术 逻 辑 运 算 单 元 程序存储器总线 (ALU)。 地址总线  17位×17位并行乘法器与40 位专用加法器相连。 数据存储器总线  比 较 、 选 择 、 存 储 单 元 地址总线 (CSSU)。 指数编码器可以在单个周期内 数据存储器总线 计算40 位累加器中数值的指

文档评论(0)

ygxt89 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档