测试系统接口技术和总线技术.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3.2 串行通信接口-接口标准1 2. MODEM的分类 按工作速度分:高速(波特率9600bps);中速(1200-9600bps);低速(600bps) 按调制技术分:相移键控(PSK)、频移键控(FSK)和相幅调制(PAM) 计算机系统中一般采用频移键控方式,即将数字0和1调制为不同频率的两个信号,如图3-18所示。 3.2.5 串行通信的接口标准——RS-232C 串行通信接口标准是计算机与外设之间进行串行连接时双方要共同遵循的某种特殊约定或协议。 符合国际电气化标准的串口标准有:RS-232、RS-232C、RS-422和RS-485等。RS-232C是计算机系统中应用最多的串行通信标准,用于数据终端设备(DTE)和数据通信设备(DCE)之间的接口。接口标准内容包括机械、电气和协议相容。 3.2 串行通信接口-接口标准2 3.2.5 串行通信的接口标准——RS-232C 1. RS-232C电气特性 使用双极性负逻辑电平,信号电平在(5-15)V和-(5-15)V。 2. RS-232C接口信号 标准接口有25根线,采用25芯标准接口(如图3-19),包括4条数据线、11 条控制线、3条定时线以及7条备用和未定义线。实际常用9针的COM接口。 实物图片—— 9针的COM接口 3.2 实物图片—COM接口 实物图片—— 9针的COM接口 3.2 串行通信接口-接口标准3 2. RS-232C接口信号 TXD(2):发送数据线,输出,DTE将串行数据发送到DCE。 RXD(3):接收数据线,输入,DTE接收DCE发送来的数据。 RTS(4):请求对方发送信号,输出,高电平有效。 CTS(5):清除发送信号,DCE发送清除发送信号到DTE,响应DTE请求 发送要求,表示DCE已处于发送状态且准备发送数据,DTE作好接收数据 的淮备。 DTR(20):数据终端准备就绪,此时DCE可以发送数据。 DSR(6):数据设备准备就绪,只用来表示本端的数据设备已连通通信信 道。 DCD(8):接收线信号测试。 GND(7):信号地。 3.2 串行通信接口-接口标准4 3. RS-232C与TTL器件接口 一般的TTL(CMOS)器件使用高低电平表示逻辑状态,而RS-232C使用 负逻辑电平,两者不相容,必须进行转换。 完成电平转换的常用芯片——MAX232,能实现电平的双向转换。 3.2 串行通信接口-接口设计1 3.2.6 串行通信的接口电路设计 1.串行接口形式 目前的单片机内部都含有串行通信接口,可方便实现器件之间或单片机 与PC机之间的通信。 MCS-51的串行接口是一种异步通信接口,不能用于同步串行通信,但 可采用同步/异步接收发送器(USART)器件来扩展串行接口。 2.串行接口基本任务 串-并转换——串行数据和并行数据间的双向转换 串行数据格式化——产生不同通信方式下的数据格式 可靠性测试——自动生成奇偶校验位 接口与DCE之间的联络控制——提供符合RS-232C标准规定的信号线 3.2 串行通信接口-接口设计2 3.常见的接口芯片——8251及接口电路 (1) 8251A的功能特点 8251A是一种高性能串行通信接口,可以和多种单片机或微机连接, 具有同步、异步接收或发送功能。 (2) 8251A的内部结构(图3-20) 由接收器、发送器、调制控制、读写控制以及系统数据总线缓冲器5部 分组成。内部由内部数据总线实现相互之间的通信。 接收器:从RXD线上串行接收数据,并按规定的格式把串行数据转换成并行数据,经内部总线传送并存放在数据总线缓冲器。 发送器:将并行接收来自发送数据缓冲器中的数据,经TXD线串行发送出去。 数据总线缓冲器:与CPU的数据线相接,用于存放8251A的状态字,使8251A与系统数据总线连接起来。 3.2 串行通信接口-接口设计2 3.2 串行通信接口-接口设计3 读/写逻辑控制:用于接收CPU送来的控制信号并进行译码,以实现对8251A的读/写操作控制。 调制控制:实现8251A和调制解调器的直接接口,用于传送8251A与调制解调器之间的应答信号。 (3) 引脚功能 共有28 个引脚,根据功能分为三组:与CPU接口的信号线、与外设的 接口线和电源线。 与CPU接口的信号线(14条):包括8根双向数据线(D0-D7)等 与外设的接口线(12条): 接收和接收控制线(RXD/RXC/RXRDY/SYNDET); 发送和

文档评论(0)

bhyq + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档