数字逻辑 第七章 中规模通用集成电路及其应用 第四版.ppt

数字逻辑 第七章 中规模通用集成电路及其应用 第四版.ppt

第七章 中规模通用集成电路及其应用 第 七 章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 例、用4位二进制并行加法器设计一个将8421码转换成余3码的代码转换电路。 分析:由余3码的定义可知,是由8421码加上“3”构成的。 可以把8421码作为被加数,“0011”作为加数。 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 例:用4位二进制并行加法器设计一个用余3码表示的1位十进制加法器 根据余3码的特点,两个余3码表示的十进制数相加时,需要对相加结果进行调整。 若相加结果无进位,则“和”需要减3; 若相加结果有进位,则“和”需要加3; 所以用两片74283和一个反相器实现功能。 片Ⅰ实现相加;片Ⅱ实现“和”的修正 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七章 中规模通用集成电路及其应用 第七

文档评论(0)

1亿VIP精品文档

相关文档