- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
深圳职业技术学院
Shenzhen Polytechnic
实训(验)报告
Training Item
编制部门:电信学院 编制人:温国忠 学生姓名: 王伟科 编制日期:2011.8.20
项目编号
Item No. 06 项目名称
Item LED数码管驱动电路设计 训练对象
Class 微电子技术专业 学时
Time 4 课程名称
Course 可编程逻辑器件应用 CPLD/FPGA应用技术 目 的
Objective 1.熟练使用Quartus II,掌握整个CPLD/FPGA开发流程;
2.掌握LED数码管静态显示的Verilog HDL设计方法;
3.掌握LED数码管动态显示的Verilog HDL设计方法
实训2 LED数码管驱动电路设计与实现
一、实训设备、工具与要求
1.实训设备、工具
PC电脑、FPGA开发系统、Quartus II应用软件。
2.实训要求
⑴ 每位学生独立完成项目的制作并撰写实训报告;
⑵ 项目制作完成后由制作者按“验收标准”测试功能与参数,指导教师验收并登记成绩;
⑶ 项目经指导教师验收后,由学生将全部实验设备整理后交指导教师验收并登记;
⑷ 实训结束后1周内交实训报告。
二、实训涉及的基本知识
1.请画出七段LED数码管显示电路的输入输出结构
2.列表描述共阴七段数码显示电路的输入输出关系和显示结果?
七段数码管显示电路输入 七段数码管显示电路输出 LED显示字形 in3 in2 in1 in0 gfedcba 0000 0111111 0 0001 0000110 1 0010 1011011 2 0011 1001111 3 0100 1100110 4 0101 1101101 5 0110 1111100 6 0111 0000111 7 1000 1111111 8 1001 1100111 9
三、实训综合电路(七段译码器电路框图)
四、实训步骤
1. 阅读Altera CyclongII 开发系统用户手册,画出七段数码管的电路图和连接引脚。
信号 clk led[6] led[5] led[4] led[3] led[2] led[1] led[0] rst scan[3] scan[2] scan[1] scan[0] 引脚 PIN_W12 PIN_W7 PIN_AA9 PIN_Y9 PIN_AB8 PIN_AA7 PIN_V9 PIN_W9 PIN_AA3 PIN_AB9 PIN_AA8 PIN_W8 PIN_V8 值
2.设计应用工程,将十进制的0-9的BCD码转换成七段数码管的显示码(组合逻辑电路)
十进制数码 0 1 2 3 4 5 6 7 8 9 二进制码 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 程序设计:
module qiduan(data_in,data_out);
input [3:0] data_in;
output [6:0] data_out;
reg [6:0] data_out;
always@(data_in)
begin
case(cnt)
4b0000:data_out=7b0111111;
4b0001:data_out=7b0000110;
4b0010:data_out=7b1011011;
4b0011:data_out=7b1001111;
4b0100:data_out=7b1100110;
4b0101:data_out=7b1101101;
4b0110:data_out=7b1111100;
4b0111:data_out=7b0000111;
4b1000:data_out=7b1111111;
4b1001:data_out=7b1100111;
default:data_out=7b0000000;
endcase
end
endmodule
3. 设计应用工程,四个数码管依次静态显示“1”、“2”、“3”、“4”;
module ledjt(rst,scan,led);
input rst;
output [3:0] scan;
output[6:0] led;
reg [3:0] scan;reg[6:0] led;
reg state;
always@(rst)
begin
if(rst==1b0)
state=2b00;
else
state=state+1;
end
always@(state)
begin
case(state)
2b00:scan=4b0001;
2
文档评论(0)