数字逻辑第八章+++可编程逻辑器件PLD.pptVIP

  • 21
  • 0
  • 约7.73千字
  • 约 53页
  • 2018-04-04 发布于安徽
  • 举报

数字逻辑第八章+++可编程逻辑器件PLD.ppt

第八章 可编程逻辑器件PLD §8-1 可编程逻辑器件PLD概述 一、随机存取存储器(RAM) 二、 只读存储器(ROM) 三、 其它类型存储器简介 §8-3 可编程只读存储器PROM和可编程逻辑阵列PLA §7-4 可编程逻辑器件PAL和 通用逻辑阵列GAL 二、可编程逻辑阵列PLA PLA的逻辑结构: 二、可编程逻辑阵列PLA 可编程逻辑阵列PLA和PROM相比之下,有如下特点: (一)PROM是与阵列固定、或阵列可编程,而PLA是与和或阵列全可编程。 (二)PROM与阵列是全译码的形式,而PLA是根据需要产生乘积项,从而减小了阵列的规模。 (三)PROM实现的逻辑函数采用最小项表达式来描述;而用PLA实现逻辑函数时,运用简化后的最简与或式,即由与阵列构成乘积项,根据逻辑函数由或阵列实现相应乘积项的或运算。 (四)在PLA中,对多输入、多输出的逻辑函数可以利用公共的与项,因而,提高了阵列的利用率。 例4: 试用PLA实现四位自然二进制码转换成四位格雷码。 (1)设四位自然二进制码为B3B2B1B0,四位格雷码为G3G2G1G0,其对应的真值表如下表所示。 根据表列出逻辑函数并简化,得最简输出表达式如下: (2)转换器有四个输入信号,化简后需用到7个不同的乘积项,组成4 个输出函数,故选用4--7--4PLA实现,下图是四位自然二进制码转换为四位格雷码

文档评论(0)

1亿VIP精品文档

相关文档