- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA多级分布式算法的FIR数字滤波器的设计.pdf
2
第。 。 026l卷0年第1月 沈 阳建筑大学学报 (自然科学版)
1期 JournalofShenyangJianzhuUniversity(NaturalScience) Jan. 2O1O
Vo1.26.No。1
文章编号:1671—2021(2010)01—0196—05
基于FPGA多级分布式算法的FIR
数字滤波器的设计
戴 敬 ,王 超
(沈阳建筑大学信息与控制工程学院,辽宁 沈阳 110168)
摘 要:目的 实现多级分布式算法,设计滤波器以提高运算速度,节省资源.方法 多级分布式
算法采用串并结合的方式实现,从底层到顶层逐级构建数字系统,通过查表法完成基于多级分
布式算法的FIR滤波器设计,使用QuartusII自带的仿真软件对系统进行仿真,并将滤波器输
出结果导入 Matlab进行功率谱分析.结果 在 FPGA上实现 了FIR数字滤波,由功率谱密度 曲
线分析,测试信号经FIR滤波器滤波后,高频分量对低频分量的衰减可达到23dB,很好地抑
制 了带外频谱.达到与传统FIR滤波器同样的滤波效果.结论 基于FPGA多级分布式算法的
FIR数字滤波器具有 良好的滤波效果,其设计方案具有可行性.
关键词:FIR滤波器;多级DA算法;FPGA;查表法
中图分类号:TN7137 文献标志码 :A
目前,数字信号处理已在通信、语音、图像、自
1 FIR滤波器的DA算法原理
动控制、雷达、军事、航空航天等领域广泛应用,数
字滤波是数字信号处理中最重要的环节,可实现 1.1 FIR滤波器结构
数字滤波器分为无限冲激响应 (IIR)和有限
频带选择、滤波等功能,它能满足滤波器对幅度和
冲击响应(FIR)滤波器,FIR滤波器在相同阶数时
相位 特性 的要求,而 FIR(FiniteImpulseRe·
较 IIR滤波器有更快的运算速度 ,并且具有不含
sponse)滤波器在满足任意幅频特性的同时又能
反馈环路、结构简单以及可保证精度和严格线性
保持严格的线性相位特性 ,因此 FIR滤波器在现 相位等优点,所以在对相位要求比较严格的条件
代数字信号处理中得到了最为广泛的应用…. 下更宜采用FIR滤波器.带有常系数的FIR滤波
FIR滤波器可基于DSP芯片或FPGA芯片实现, 器是一种线性时不变 (Lineartime—invariant,
由于DSP芯片程序顺序执行,串行运算使速度受 LTI)数字滤波器.L阶FIR滤波器的输入、输 出可
表示为
到限制,而 FPGA芯片具有高度的可并行性和可
L-1
扩展性,便于FIR滤波器算法的灵活实现,因而笔 Y(,z)= (n) h(,1)=∑h(m)x(n—m),(1)
者研究基于FPGA芯片硬件实现分布式算法的 式中:x(n)为 n时刻的采样值,^(m)为抽头系
FIR滤波器设计,利用移位运算代替乘法运算,将 数,x(n—m)表示经历了n阶延迟的采样值.
输人数据分为多级进行处理,实现了分布算法 式(1)可直接表达出FIR滤波器的乘累加结
(DistributedArithmetic,DA),大大节省了FPGA 构,以
文档评论(0)