- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第5期(总第150期) 机械工程与自动化 No.5
2008年10月 MECHANICALENGINEERING AUTOMATl0N Oct.
文章编号:1672—6413(2008)05—0018-03
基于PIC单片机的正交正弦信号发生器的设计
宋进红1,张晓丽1’2,张芳芳1
(1.平顶山工学院计算机科学与工程系,河南平顶山467001;2.南京航空航天大学智能材料与结构重
点实验室.江苏 南京210016)
输入方波信号自动输出两路同频率的正交正弦信号,对PICl6F877A和AD9854的硬件实现方案及单片机的
控制软件进行了详细的介绍。所设计的数字信号发生器具有输出信号正交性好、频率稳定度高、可以自动跟踪
输入方波信号的频率等特点。
关键词:PIC单片机,.正交,正弦信号发生器
中图分类号;TP368.1文献标识码:A
0引言 点E3],并能直接与单片机接口构成智能化频率源。目
数字滤波器是数字信号处理中最广泛的一种线性 前,AD公司已经生产出了多种信号产生器单元,如
系统环节,是数字信号处理的重要基础。自适应滤波 AD9851、AD9854、AD9858等系列芯片。
器因在设计时只需要很少的或者根本不需要任何关于
信号和噪声的先验统计知识,且具有可以自动地调节 个可以根据转速信号产生两路同频率正交的正弦信号
自身的参数等特性而得到迅速发展[1]。自适应数字滤 的数字信号发生器。该信号发生器可以自动计算转子
波器的一个重要应用就是进行噪声抵消,即若信号中 转速,并根据转子转速控制AD9854产生两路正交的
包含一频率为∞。的正弦波干扰信号,则由自适应滤波 幅度恒定的正弦信号。输出信号的频率稳定度高、正
器构成的自适应陷波器可以很好地消除这种干扰[2], 交性好,为自适应滤波器的应用提供了很好的正交正
而对其它频率成分的信号影响很小。但是,这种数字 弦信号,同时也为转动机械的不平衡振动补偿提供了
滤波器需要两路与干扰信号同频率的正交正弦信号, 高品质的参考信号。
对于恒定频率的干扰信号(例如50Hz工频干扰信1正弦信号发生器工作原理
号),可以采用模拟电路做一个信号发生电路来提供参
考源;而在有些特殊场合,干扰信号的频率并不是恒 交正弦信号发生器的系统硬件连接图见图1,其工作
定不变的,这时若继续采用模拟电路做参考信号输入 原理为:测速传感器将转速转换成方波信号输入单片
就变得很难实现。DDS(directdigitalsynthesis)技术机中,单片机对方波信号处理得到转子的转速,同时
的出现为我们解决这个问题提供了一种很好的方案。 单片机根据转子转速对AD9854进行设置,使其输出
DDS技术是目前广为应用的频率合成技术,它将先进 两路正交的、频率和转子转速同频的信号,为转子的
的数字信号处理理论与方法引入信号合成领域,实现 自适应振动补偿提供参考信号。
了合成信号的频率转换速度与频率准确度之间的统 2 AD9854芯片结构
一,具有集成度高、体积小、相对带宽宽、频率分辨
率高、相位连续性好、可编程控制和控制灵活等优 生产的具有高集成度的电路器件,其内部结构框图见
收稿日期:2008—04—01}修回日期:2008—04—20
作者简介。宋进红(i§67一),女,河南平顶山人,-rlltO,本科。
2008年第5期 宋进红,等:基于PIC单片机的正交正弦信号发生器的设计 ·19·
图2。芯片内部主要集成有时钟乘法器、48位频率累 中,当系统时钟为300MHz时,通过48位相位累加器,
加器、48位相位累加器,正余弦波形表、高速及高性 输出信号的频率分辨率仍可达到0.001Hz。芯片内同
能的12位DAC正交双通道输出、控制寄存器、I/0缓时含有倍频次数为4倍-20倍以内的整数可编程时
冲器、比较器、调制和控制电路等。该芯片具有超
您可能关注的文档
最近下载
- 匡文波版《手机媒体概论》(2024 年版)第四章 知识点笔记.pdf VIP
- 2025年R448中文说明书 .pdf VIP
- ISO∕IEC 20000-1:2018《信息技术服务管理第一部分:服务管理体系要求》之23-“8.7 服务保证”理解与应用指导材料.docx VIP
- 匡文波版《手机媒体概论》(2024年版)第三章 知识点笔记.pdf VIP
- 2025年军事理论章节测试学习通答案.pdf VIP
- 建筑施工机械与设备多轴式地下连续墙钻孔机,J_T12316-2015.pdf VIP
- 新22S3 室外排水工程 _1.docx VIP
- 10版桥梁上部检验批填写内容汇总.doc
- 日本修正惯用法内力计算.xls VIP
- 第一章动物行为学绪论-第二章定型行为.ppt VIP
文档评论(0)