- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、EDA技术? ● EDA(Electronic Design Automation电子设计自动化) 是指利用计算机完成电子系统的设计。 ● EDA技术是以计算机和微电子技术为先导, 汇集了计算机图 形学、 拓扑、 逻辑学、 微电子工艺与结构学和计算数学 等多种计算机应用学科最新成果的先进技术。 ● EDA技术以计算机为工具, 代替人完成数字系统的逻辑综 合、布局布线和设计仿真等工作。 2、主流器件 ◆ FPGA (Field Programmable Gate Array现场可编程门阵列) ◆ CPLD (Complex Programmable Logic Device复杂可编程逻辑器件) 3、描述语言 HDL(Hardware Description Language硬件描述语言) ◆VHDL (Very High Speed Integrated Circuit HDL) ◆ Verilog HDL (附ALTERA公司的HDL:AHDL) 二、 FPGA最小系统 1、EP1K100B+ 零售价:450元(含EPC2芯片) EP1K100? 零售价:420元(不含EPC2芯片) 2、EPF10K开发板 三、FPGA最小系统+单片机最小系统 四、SOPC系统【FPGA+MCU(单片机或nios‖) 】 五、 示 例 六、推荐网站 http:// http:// http:// http:// http:// http://www.21IC.com http:///电子工程师之家 http: 杭州康芯电子有限公司 EDA技术 EDA技术 ASIC设计 FPGA/CPLD 可编程ASIC 设计 门阵列 (MPGA); 标准单元 (CBIC); 全定制; (FCIC); ASIC设计 数字ASIC 混合 ASIC 设计 1、EDA技术实现目标 利用EDA技术进行电子系统设计,最后的目标是完成专用集成电路ASIC的设计和实现。作为EDA技术最终实现目标的ASIC,通过三种途径来完成: VHDL语言简介 ◆ VHDL的英文全名是VHSIC(Very High Speed Integrated Circuit Hardware Description Language),是EDA技术的重要组成部分,VHDL是作为电子设计主流硬件的描述语言。 ◆ VHDL语言具有很强的电路描述和建模能力,能从多个层次对数字系统进行建模和描述,从而大大简化了硬件设计任务,提高了设计效率和可靠性。 ◆ 用VHDL进行电子系统设计的一个很大的优点是设计者可以专心致力于其功能的实现,而不需要对不影响功能的与工艺有关的因素花费过多的时间和精力。 4、开发工具( MAX+plusII/QuartusⅡ) 图形或HDL 编辑器 MAX+plusII设计流程 编译网表提取、数据库建立、逻辑综合、逻辑分割、适配 延时网表提取、编程文件汇编 编 程 器 设 计 输 入 综合或 编 辑 适 配 器 件 下 载 仿 真 原理图/VHDL文本编辑 综合 FPGA/CPLD 适配 FPGA/CPLD 编程下载 FPGA/CPLD 器件和电路系统 时序与功能 门级仿真 1、功能仿真 2、时序仿真 逻辑综合器 结构综合器 1、isp方式下载 2、JTAG方式下载 3、针对SRAM结构的配置 4、OTP器件编程 功能仿真 5、 EDA开发流程 基于FPGA/CPLD完成ASIC设计的EDA开发流程: GWDVP-B板上插有FPGA适配板 GWDVP-B系统 +5V电源 液晶显示屏 数码显示器 单片机显示缓存地址 10H 11H 12H 13H 14H 15H 16H 17H isp单片机 FPGA板插坐 RAM/ROM 低压源 用户焊接孔 RS232串行通信口 有源高频晶体振荡器 复位键 串行EEPROM 单片机isp编程口 注意此主板上有两 个时钟接入FPGA: 50MHz接CLK2、 12MHz接CLK0,具体 引脚可查表。 数码显示插口 数码显示板可以卸下 当不用ROM时,短路帽插左面 使用此EEPROM时要用 插线连接
文档评论(0)