EDA原理及应用课件.pptVIP

  • 4
  • 0
  • 约1.05万字
  • 约 45页
  • 2017-08-26 发布于广东
  • 举报
* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * EDA设计导论- PLD设计流程   综合后仿真检查综合结果是否和原设计一致。在仿真时,把综合生成的标准延时文件反标注到综合仿真模型中去,可估计门延时带来的影响。但这一步骤不能估计线延时,因此和布线后的实际情况还有一定的差距,并不十分准确。目前的综合工具较为成熟,对于一般的设计可以省略这一步,但如果在布局布线后发现电路结构和设计意图不符,则需要回溯到综合后仿真来确认问题之所在。在功能仿真中介绍的软件工具一般都支持综合后仿真。 ● 综合后仿真 第一章 EDA设计导论- PLD设计流程   实现是将综合生成的逻辑网表配置到具体的FPGA芯片上,布局布线是其中最重要的过程。布局将逻辑网表中的硬件原语和底层单元合理地配置到芯片内部的固有硬件结构上,并且往往需要在速度最优和面积最优之间作出选择。布线根据布局的拓扑结构,利用芯片内部的各种连线资源,合理正确地连接各个元件。布线结束后,软件工具会自动生成报告,提供有关设计中各部分资源的使用情况。 由于只有FPGA芯片生产商对芯片结构最为了解,所以布局布线必须选择芯片开发商提供的工具。 ● 实现与布局布线 第一章 EDA设计导论- PLD设计流程   时序仿真,也称为

文档评论(0)

1亿VIP精品文档

相关文档