计算机组成原理 白中英 第八章 输入输出系统.pptVIP

计算机组成原理 白中英 第八章 输入输出系统.ppt

  1. 1、本文档共82页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* DMA直接内存访问——DMA控制器的组成 中断控制逻辑 DMA通道由CPU程序准备和启动,一旦启动后,数据传送过程完全由DMA接口实现;当DMA传送结束后,由DMA接口中的中断控制逻辑向CPU发中断申请,要求处理机做结束 处理工作。 * DMA直接内存访问——DMA控制器的组成 DMA请求触发器 在批量数据传输过程中,每一个数据的交换都要向CPU发一次DMA请求,接口中设置DMA触发器,一次周期结束,在CPU一侧,DMA控制器清除,在设备一侧,当设备读/写操作完成后,则以完成信号回答接口,且使置1,表示下次DMA请求开始。 * DMA直接内存访问——DMA控制器的组成 传输线: 传输线是DMA接口和主机 和DMA接口与I/O设备两个方向的数据线,地址线和控制信号线。 * 内存 CPU 中断机构 控制/状态逻辑 DMA请求 标志 内存地址计数器 字计数器 数据缓冲寄存器 设备选择 设备 DMA直接内存访问——DMA控制器的组成 * DMA直接内存访问——DMA操作过程 DMA操作过程 DMA传送前的预处理 DMA数据传送 DMA的结束处理 * DMA请求 DMA响应 发送内存地址 传送一个字数据 DMA结束 修改 地址指针和字计数器 检测传送 是否结束? DMA直接内存访问——DMA操作过程 * DMA直接内存访问——DMA操作过程 DMA传送前的预处理 为了实现外围设备和内存之间数据直接成批的交换,必然把有关数据来源、去向和传送数据的总数等信息事先实现通知DMA接口。所以在传送前先由由CPU用测试指令测试设备状态,以判断是否可以调用该设备。若可以调用该设备,则用几条输入输出指令实现。 在完成这些工作之后,CPU继续执行原程序,从此CPU与高速设备重叠运行。DMA接口被启动后,便代替CPU管理I/O设备进行数据传送。 * DMA直接内存访问——DMA操作过程 DMA数据传送(以数据输入为例) 由主程序启动设备后,从I/O设备存储介质上读入一个字到DMA数据缓冲寄存器的DBR中。此时设备控制器以“完成”信号置1,表明设备已完成一个数据传送工作,并向CPU发出DMA请求,申请存储周期。 CPU响应DMA请求并在CPU的一个存储周期结束后,DMA立即占用下一个存储周期进行写操作,此时CPU现场冻结。 清除信号在DMA接口中执行三个操作 高速设备只需启动一次,以后连续不断读出即循环上面几步,完成所要传送的全部字符。 数据全部读出并交换完毕后,DMA接口发DMA中断请求。 * DMA直接内存访问——DMA操作过程 DMA的结束处理 CPU响应中断后,则停止原程序执行,转去执行中断服务程序,做一些DMA结束处理工作。 * 内 存 CPU 字计数器 内存地址 数据缓冲器 状态控制 设备号 时序电路 设备1 设备2 设备n DMA直接内存访问——DMA控制器的类型 选择型DMA 控制器 * 内存 CPU DMA 控制器 设备 设备 内存 CPU DMA 控制器 设备 设备 链式多路型DMA 多路型DMA控制器 DMA直接内存访问——DMA控制器的类型 * 通道方式 通道的功能: 执行通道指令 组织外围设备和内存进行数据传输 按I/O指令要求启动外围设备 向CPU报告中断 * 通道的任务: 接受CPU的I/O指令,按指令要求与指定的外围设备进行通信。 从内存选取属于该通道程序的通道指令,经译码后向设备控制器和设备各发送各种命令。 组织外围设备和内存之间进行数据传送。 从外围设备得到设备的状态信息,形成并保存通道本身的状态信息,根据要求将这些状态信息送到内存的指定单元,供CPU使用。 将外围设备的中断请求和通道本身的中断请求,按次序及时报告CPU。 * 通道方式 CPU对通道的管理 CPU是通过执行I/O指令以及处理来自通道的中断,实现对通道的管理。 来自通道的中断有两种: 数据传送结束中断 故障中断 * 通道方式 通道对设备控制器的管理 通道控制器是通道对I/O设备实现传输控制的执行机构。 通道控制器的任务: 从通道接受通道指令,控制外围设备完成所要求的操作。 向通道反映外围设备的状态 将各种外围设备的不同信号转换成通道能够识别的标准信号。 * 通道方式 通道的类型: 选择通道 数组多路通道 字节多路通道 * I/O通道(处理机) 设备与存储器之间的数据传送直接由I/O处理机控制;I/O处理机“窃取”存储周期。 CPU 存储器 I/O处理机 外设 外设 外设 CPU IOP Memory * I/O与Cache的一致性问题 * I/O与Cache的一致性问题 * 通道结构的发展  通道结构的进一步发展,出现了两种计算机I/O系统结构: 1.输入输出处理器(IOP) 是通道结构的I/O处理器。IOP可以和CPU并行工作,提供高速的DMA

文档评论(0)

xxj1658888 + 关注
实名认证
文档贡献者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2024年04月12日上传了教师资格证

1亿VIP精品文档

相关文档