计算机组成原理第10章-09.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第10章 安腾高性能处理机体系结构 6.1 单机系统的总线结构 10.3安腾指令系统结构 二、安腾寄存器结构 三、安腾指令格式 四、安腾汇编语言格式 ①add rl=r2,r3 //简单指令:r2+r3=r1 ②(P4)add rl=r2,r3 //推断指令,指定推断寄存器4 ③add r1=r2,r3, //立即寻址指令 ④cmpeq P3,P5=0,r4 //带指令完成符的指令:将r4寄存器的值与0比 较,若相等则置推断寄存器P3为1,P5为0;否则置推断寄存器P3为0,P5为1 ⑤ld8 r1=[r7] //从寄存器r7指向的存储器空间读取连续8个字节,装入寄存器r1 add r6=r9,r8; //与上一条指令不存在相关性,故可放在一个指令组中 sub r3=r1,r4 //第一条指令的目标操作数是本指令的源操作数,故需重 新开始一个指令组 st8 [r6]=r10 //将寄存器r10的内容存入寄存器r6指向的存储器单元 10.4指令级并行机制 3、推断执行的实现 例2考察下面的一个典型的 if-then-else 结构: If (x=0) then m=m+1 else m=m-1 在传统的超标量流水线体系结构中,完成上述判断通常要首先安排一条比较语句,将x与0进行比较。得到比较结果后,再选择执行then分支或else分支。 相应的汇编语句大致如下所示: cmp x,0 ; 比较x和0 je L1 ; 若相等则转移至标号L1 sub m,1 ;m=m-1 jmp L2 ;无条件转移至标号L2 L1:add m,1 ;m=m+l L2: 4、安腾处理机设计思想 首先,安腾指令系统中的每条指令都能够支持推断执行,所以第二条指令和第三条指令中的条件判断并不需要使用专门的判断指令。虽然后面两条指令是条件执行的,但整体条件判断结构不再需要分支指令。 传统流水线与安腾处理机比较 取数指令对处理机并行执行指令的影响 2、控制推测 【例3】考察下面包含分支与取数指令的程序段: 10.5双核安腾处理机的组成 一、双核安腾处理机的基本特性 1、并行处理技术 2、显式并行指令计算技术 3、超线程技术 4、三级大容量高速缓冲存储器 5、硬件辅助虚拟化技术 6、高速缓存安全技术 虚拟化技术 所谓虚拟化,是指用单个处理机模拟多个处理机并行工作,而每个处理机都可以被看作一个独立的工作环境,从而在一个平台上同时运行多个操作系统,并且每一个操作系统中都有多个程序运行。应用程序在相互独立的空间内运行而互不影响,从而显著提高计算机的工作效率。 超线程技术2/2 超线程技术在一颗处理机芯片内设计多个逻辑上的处理机内核,这些逻辑上的内核共享处理机内的整数运算单元、浮点运算单元和二级cache等资源,但却被模拟成多个物理内核芯片。 从软件的角度看,系统中好像存在多个独立的处理机内核,因而可以让单个处理机在线程级实现并行计算,支持多线程的操作系统和应用软件。 但核心硬件资源实际上只有一套,故当多个线程同时访问某一个资源时,其中一个线程要暂时停止并让出资源,直到这些资源闲置后才能继续执行。 二、双核安腾处理机的组织结构 1、指令执行单元 2、处理机流水线 3、cache组织 4、双核仲裁 双核安腾处理机流水线 显示了安腾处理机的八级内核流水线结构。 流水线每个时钟周期可以执行最多6条指令。 前两个流水级构成前端,执行取指令操作IPG,指令指针生成,并将指令送入指令旋转级(ROT)的去耦缓冲器。 扩展流水级(EXP)实现指令分派,REN级实现寄存器重命名。寄存器读操作级(REG)完成提交操作码操作,在这一级访问寄存器文件并在处理完推断控制后通过旁路网络提交数据。 最后三级实现宽并行执行EXE、异常管理(DET)和写回WRB操作。其中异常检测级实现分支解析、存储器异常管理和推测等功能。 双核仲裁器的方框图 双核安腾处理机配置了两个独立的处理机内核,但两个内核之间必须相互协同工作。 两个内核通过一个仲裁器连接到系统接口。仲裁器向每个内核提供低延迟的传输路径,以便对系统事件做出响应。 第6章小结 第6章小结-续 1 第6章小结-续 2 第6章小结-续 3 第6章小结- END 信息的传输方

文档评论(0)

书房 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档