- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一 集成电路系统EDA软件使用简介
(基础性实验)
一 实验目的
1、了解利用Quartus II 8.0 软件开发数字电路的基本流程以及掌握Quartus II软件的详细操作。
2、了解使用VHDL原理图设计进行集成电路系统设计的实现方法。
3、掌握Quartus II 8.0 软件开发数字电路的基本设计思路,软件环境参数配置,时序仿真,管脚分配,并且利用JTAG接口进行下载的常规设计流程。
二 实验前的准备
1、将红色的MODUL_SEL拨码开关组合的1、2、8拨上,3、4、5、6、7拨下,使数码管显示当前模式为:C1.
2、检查JTAG TO USB转换接口和USB连接线的连接,并且将JTAG线连接到核心板上的JTAG接口(核心板的第二个十针的插口)处。
三 实验要求
学习使用Quartus II 8.0软件,掌握VHDL文本描述和原理图描述的RTL级描述方法。
四 实验内容
(一)了解门电路元件库
1、新建原理图设计文件,并在原理图设计文件的基础上插入各种基本门电路元件,包括与门、或门、非门、异或门等。
2、利用原理图图形编辑窗,将基本门电路元件进行连接,形成布线。
3、为连接好的门电路组合电路添加输入和输出端口。
(二)了解逻辑电路的仿真
1、保存原理图设计文件,新建时序仿真文件。
2、将各端口的信号标出,并对其实施功能仿真或时序仿真。并将仿真波形写入实验报告。
(三)了解原理图文件的综合和下载
1、对原理图文件进行综合和引脚连结。
2、将对应FPGA端口连接至原理图电路端口中,并将原理图文件综合后的网表文件下载到FPGA中,进行功能验证。
3、将硬件功能情况描述记录于实验报告中。
实验二 多选一选择器电路的设计
(设计性实验)
一 实验目的
1、了解利用Quartus II 8.0 软件开发数字电路的基本流程以及掌握Quartus II软件的详细操作。
2、了解使用VHDL原理图设计进行集成电路系统设计的实现方法。
3、掌握Quartus II 8.0 软件开发数字电路的基本设计思路,软件环境参数配置,时序仿真,管脚分配,并且利用JTAG接口进行下载的常规设计流程。
二 实验前的准备
1、将红色的MODUL_SEL拨码开关组合的1、2、8拨上,3、4、5、6、7拨下,使数码管显示当前模式为:C1.
2、检查JTAG TO USB转换接口和USB连接线的连接,并且将JTAG线连接到核心板上的JTAG接口(核心板的第二个十针的插口)处。
三 实验要求
学习使用Quartus II 8.0软件,掌握VHDL文本描述和原理图描述的RTL级描述方法。
四 实验内容
(一)2选1多路选择器的设计
1、新建原理图设计文件,并在原理图设计文件的基础上建立2选1多路选择器设计原理图文件。并保存为工程mux21a
2、对2选1多路选择器进行时序仿真,给出仿真波形,写入实验报告。
(二)4选1多路选择器的设计
1、新建原理图设计文件,并在原理图设计文件的基础上建立4选1多路选择器设计原理图文件,保存工程为mux41a
2、对4选1多路选择器进行时序仿真,给出仿真波形,写入实验报告。
(三)多路选择器的硬件功能调试
1、将2选1多路选择器和4选1多路选择器的设计方案进行综合、编译,并将设计方案下载到FPGA中,给出硬件工作情况,并写入实验报告。
实验三 一位全加器电路的设计
(设计性实验)
一 实验目的
1、了解利用Quartus II 8.0 软件开发数字电路的基本流程以及掌握Quartus II软件的详细操作。
2、了解使用VHDL原理图设计进行集成电路系统设计的实现方法。
3、掌握Quartus II 8.0 软件开发数字电路的基本设计思路,软件环境参数配置,时序仿真,管脚分配,并且利用JTAG接口进行下载的常规设计流程。
二 实验前的准备
1、将红色的MODUL_SEL拨码开关组合的1、2、8拨上,3、4、5、6、7拨下,使数码管显示当前模式为:C1.
2、检查JTAG TO USB转换接口和USB连接线的连接,并且将JTAG线连接到核心板上的JTAG接口(核心板的第二个十针的插口)处。
三 实验要求
学习使用Quartus II 8.0软件,掌握VHDL文本描述和原理图描述的RTL级描述方法,掌握元件例化的描述方法。
四 实验内容
(一)双2选1多路选择器的设计
1、新建双2选1多路选择器的原理图设计文件MUXK,并保存工程,工程名MUXK。
2、载入实验二中的2选1多路选择器的原理图文件mux21a,并将其保存为一元件(元件例化),元件文件放置于Dmux21a工程目录下。
3、利用2选1多路选择器的元件,完成双2选1多路选择器的设计。
4、对双2选1多路选择器的设计方案进行时序仿真,给出仿真波形,写入实验报告。
(二)一位
文档评论(0)