- 1、本文档共62页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第20讲.数模转换器,数模转换器,数模转换器工作原理,dac数模转换器,数模转换器价格,数模转换器芯片,数模转换器选择指南,数模转换器应用技术,音频数模转换器,第一字体转换器
数字电子技术基础 第 20 讲 主讲 孙霞 安徽理工大学电气工程系 满量程输出电压UFSR定义为:输入数字量的所有位均为1时,DAC输出模拟电压的幅度。有时也把UFSR称为最大输出电压Umax。对于n位DAC电路,满量程输出电压UFSR为: 对于电流输出的DAC,则有ILSB和IFSR两个概念,其含义与ULSB和UFSR相对应。有时也将ULSB和ILSB简称为LSB,将 UFSR和IFSR简称为FSR(Full Scale Range)。 (10.1.17) 2. 转换精度 D/A转换器的转换精度通常用分辨率和转换误差来描述。 1) 分辨率 分辨率是指DAC能够分辨最小电压的能力,它是D/A转换器在理论上所能达到的精度,我们将其定义为DAC的最小输出电压和最大输出电压之比, 即 显然,DAC的位数n越大,分辨率越高。正因为如此,在实际的集成DAC产品的参数表中,有时直接将2n或n作为DAC的分辨率。 例如:8位DAC的分辨率为28或8位。 (10.1.18) 2) 转换误差 由于DAC的各个环节在参数和性能上与理论值之间不可避免地存在着差异,所以它在实际工作中并不能达到理论上的精度。 转换误差就是用来描述DAC输出模拟信号的理论值和实际值之间差别的一个综合性指标。 DAC的转换误差一般有两种表示方式: 绝对误差和相对误差。所谓绝对误差,就是实际值与理论值之间的最大差值, 通常用最小输出值LSB的倍数来表示。例如:转换误差为0.5 LSB, 表明输出信号的实际值与理论值之间的最大差值不超过最小输出值的一半。相对误差是指绝对误差与DAC满量程输出值FSR的比值,以FSR的百分比来表示。例如:转换误差为0.02%FSR, 表示输出信号的实际值与理论值之间的最大差值是满量程输出值的0.02%。由于转换误差的存在,转换精度只讲位数就是片面的, 因为转换误差大于1LSB时,理论精度就没有意义了。 造成DAC转换误差的原因有多种,如参考电压UREF的波动、运算放大器的零点漂移、模拟开关的导通内阻和导通压降、电阻解码网络中电阻阻值的偏差等等。 ① 比例系数误差:是指由于DAC实际的比例系数与理想的比例系数之间存在偏差,而引起的输出模拟信号的误差, 也称为增益误差或斜率误差,如图10.1. 9所示。这种误差使得DAC的每一个模拟输出值都与相应的理论值相差同一百分比, 即输入的数字量越大,输出模拟信号的误差也就越大。根据以上几种DAC电路的分析可知,参考电压UREF的波动和运算放大器的闭环增益偏离理论值是引起这种误差的主要原因。 图 10.1.9 3位DAC的比例系数误差 ② 失调误差: 也称为零点误差或平移误差, 它是指当输入数字量的所有位都为0时,DAC的输出电压与理想情况下的输出电压(应为0)之差。 造成这种误差的原因是运算放大器的零点漂移,它与输入的数字量无关。 这种误差使得DAC实际的转换特性曲线相对于理想的转换特性曲线发生了平移(向上或向下),如图10.1. 10所示。 图 10.1.10 3位DAC的失调误差 ③ 非线性误差: 是指一种没有一定变化规律的误差,它既不是常数也不与输入数字量成比例,通常用偏离理想转换特性的最大值来表示。这种误差使得DAC理想的线性转换特性变为非线性,如图10.1. 11所示。 造成这种误差的原因有很多, 如模拟开关的导通电阻和导通压降不可能绝对为零,而且各个模拟开关的导通电阻也未必相同; 再如电阻网络中的电阻阻值存在偏差, 各个电阻支路的电阻偏差以及对输出电压的影响也不一定相同等等,这些都会导致输出模拟电压的非线性误差。 图 10.1.11 3位DAC的非线性误差 3. 转换速度 通常用建立时间(Setting Time)和转换速率来描述DAC的转换速度。 当DAC输入的数字量发生变化后, 输出的模拟量并不能立即达到所对应的数值,它需要一段时间,我们将这段时间称为建立时间。由于数字量的变化量越大,DAC所需要的建立时间越长,所以在集成DAC产品的性能表中,建立时间通常是指输入数字量从全0突变到全1或从全1突变到全0开始, 输出模拟量进入到规定的误差范围内的时间。误差范围一般取±LSB/2。 建立时间的倒数即为转换速率, 也就是每秒钟DAC至少可进行的转换次数。 10.1.4 集成DAC芯片的选择与使用 1. DAC芯片的选择原则
文档评论(0)