- 16
- 0
- 约7.36千字
- 约 58页
- 2017-08-21 发布于广东
- 举报
第6种输入组合,不能判断故障。 注:数字系统的故障诊断是一门独立的课程,通过本例只了解初浅概念 解毕 作业10:P166~167 3.2(1, 3)——化简,用与非门实现 3.2(4, 6)——化简,建Verilog HDL数据流模型 3.3(1)——化简,用或非门实现 3.3(2)——建Verilog HDL行为模型 3.3 组合逻辑电路的设计 完成对逻辑功能的描述,建立逻辑命题 按照逻辑命题的输入输出关系,构造真值表 依照真值表写出逻辑表达式,并进行化简 根据物理条件变换逻辑表达式,给出原理图 检查 3.3.1 根据逻辑问题的描述写出逻辑表达式 一. 逻辑问题描述——真值表——逻辑表达式 例1:半加器的设计。 半加器是能实现两个一位二进制数相加,求得和数及向高位进位 的逻辑电路。 1 0 1 1 0 1 0 1 0 1 1 0 0 0 0 0 进位C 和数S 加数B 加数A 输出 输入 半加器真值表 =1 A B S C 如果用与非门实现 替代尾因子,消除反变量 A B S C Ai Bi Si Ci CO 半加器逻辑符号 半加器的Verilog HDL描述 module subadd(a,b,s,c); input a,b;
您可能关注的文档
最近下载
- (立党为公、为民造福、科学决策、真抓实干4个方面16个问题)2026年学习教育偏差主要问题查摆清单及整改措施(党政领导干部、机关科室).docx VIP
- 2025北京京东方医院招聘笔试模拟试题及答案解析.docx VIP
- 中国古代书画交易漫谈.doc VIP
- 2025北京京东方医院招聘笔试备考试题及答案解析.docx VIP
- 职业健康监护技术规范GBZ 188-2025=-1837测试题及答案.docx VIP
- 浙江省湖库生态缓冲带划定与生态修复 技术指南( 试行) 说明书.pdf
- 武汉市离婚协议书(2026标准规范版).docx VIP
- 特种设备安全管理制度.docx VIP
- 2024数据中心机电工程技术规程.pdf VIP
- 《GB 19272-2024室外健身器材的安全 通用要求》专题研究报告.pptx VIP
原创力文档

文档评论(0)