基于Verilog HDL的通信系统设计 陈曦 等编著 第8章.pptVIP

基于Verilog HDL的通信系统设计 陈曦 等编著 第8章.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第8章 直接扩频通信系统设计 china_54@ china_54@ * * * 基于Verilog HDL的通信系统设计 基于Verilog HDL的通信系统设计 现代通信的一个最重要的特点就是通信质量,而提高系统抗干扰能力是现代通信系统的重要措施。扩频系统具有很多优点,特别是具有很强的抗干扰能力,因此,目前扩频通信系统主要应用于军事通信中,扩频技术应用的领域涉及到了通信、雷达、导航、测距、定位等,显示了及其强大的生命力。本文在介绍扩频通信相关原理的基础上重点研究了直接扩频序列产生、直接扩频调制、扩频序列捕获技术和实现。 基于Verilog HDL的通信系统设计 8-1 扩频技术基本原理 扩频通信就是将传输信息的频谱用某个特定的扩频序列调制到一个很宽的频带上去,在接收端,用与发送端扩展用的相同的扩频序列对接收到的扩频信号进行相关解扩,恢复出原始信号。 实现扩频的方式有: 直接序列扩频(DS)。 跳频扩频(FH)。 跳时扩频(TH)。 线性调频(Chirp)。 混合跳频。 基于Verilog HDL的通信系统设计 8-2 扩频序列发生器设计 在扩展频率系统中,伪随机序列起着至关重要的作用。在直扩系统中,用伪随机序列将传输信息扩展,在接收时又将它进行信号压缩,并使干扰信号功率扩散,提高系统抗干扰能力;在跳频系统中,用伪随机序列控制频率合成器产生的频率随机跳变,躲避干扰;可见,扩频序列的特性对通信性能具有决定性的作用。 通常情况下扩频序列具有如下性质: 具有尖锐的自相关性。 有尽可能小的互相关性,互相关性最好为零。 有尽可能大的序列复杂度,即足够长的码周期保证保密和抗干扰要求。 有足够多的独立地址数,以实现码分多址的要求。 工程上易于产生、加工、复制和控制。 基于Verilog HDL的通信系统设计 8-2-1 m序列发生器的设计 设计原理m序列是最长线性移位寄存器序列,是由移位寄存器加回馈后形成的。 一般要产生一个m序列主要有以下几步: 根据m序列产生原理得到m序列的生成多项式。 根据生成多项式的级数确定要实现的m序列产生器所需要的移位寄存器的长度。 实现移位寄存器链。 按照生成多项式对移位寄存器链抽头。 将抽头信号进行“异或”,结果回馈到移位寄存器的输入端。 基于Verilog HDL的通信系统设计 8-2-2 Gold序列发生器的设计 设计一个Gold序列发生器的步骤可以按照如下几步进行。 选择m序列优选对,得到两组m序列的生成多项式。 根据两组生成多项式的级数确定要实现的两组m序列产生器分别所需要的移位寄存器的长度。 分别实现移位寄存器链。 分别按照各自的生成多项式对移位寄存器链抽头,同时将抽头信号“异或”,结果回馈到寄存器输入端。 生成的两组序列进行异或完成“Gold”序列的产生。 基于Verilog HDL的通信系统设计 8-3 直接扩频调制系统设计 8-3-1 设计原理 直接序列扩展频谱(Direct Sequence Spread Spectrum,DSSS)通信系统,简称直扩系统,是目前应用较广泛的一种扩频系统。用高速的伪随机码序列与信息码序列的模2相加后的复合码序列去调制载波而获得直接序列扩频信号,这就是直扩系统。伪随机序列与信息码序列模2相加(或波形相乘)的过程被称为扩频调制。 基于Verilog HDL的通信系统设计 8-3-2 程序设计 扩频调制模块:“spr_spectrum_mod”,其结构功能框图如图8-12所示。 图8-12 扩频调制模块“spr_spectrum_mod” 结构功能框图 基于Verilog HDL的通信系统设计 8-3-3 程序仿真结果 通过以上的测试程序可以对扩频调制系统功能进行验证。仿真图形如图8-13所示。 图8-13 扩频调制模块测试程序仿真结果 基于Verilog HDL的通信系统设计 8-4 扩频接收机设计 8-4-1 设计原理 扩频接收机要从接收信号中恢复传输信号,就必须先对接收的信号进行解调和解扩。解扩方法通过本地产生一个与发送端一样的扩频序列,并且实现本地序列和接收到的扩频序列同步。同步就是要求两序列在频率上和相位上都一致。同步过程一般包含捕获和跟踪两个过程。 一般常用的序列捕获方法有: 串

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档