实验三组合逻辑电路的分析与设计(一).docVIP

实验三组合逻辑电路的分析与设计(一).doc

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验三组合逻辑电路的分析与设计(一).doc

组合逻辑电路的分析与设计(一) 实验目的 掌握组合逻辑电路的分析方法与测试方法。 掌握组合逻辑电路的设计方法。 实验原理 通常逻辑电路可分为组合逻辑电路和时序逻辑电路两大类。电路在任何时刻,输出状态只取决于同一时刻各输入状态的组合,而与先前的状态无关的逻辑电路称为组合逻辑电路。 组合逻辑电路的分析过程,一般分为如下三步进行: 由逻辑图写输出端的逻辑表达式; 写出真值表; 根据真值表进行分析,确定电路功能。 组合逻辑电路一般设计的过程为图一所示。 图一 组合逻辑电路设计方框图 设计过程中,“最简”是指按设计要求,使电路所用器件最少,器件的种类最少。而且器件之间的连线也最少。 实验仪器设备 数字电子实验箱、电子万用表、74HC04、74HC20、74HC21、74HC32、导线若干。 实验内容及方法 1 、设计4线-2线优先编码器并测试其逻辑功能。 数字系统中许多数值或文字符号信息都是用二进制数来表示,多位二进制数的排列组合叫做代码,给代码赋以一定的含义叫做编码。 (1)4线-2线编码器真值表如表一所示 输入 输出 1 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 1 0 0 0 0 1 1 1 4线-2线编码器真值表 (2)由真值表可得4线-2线编码器最简逻辑表达式为 =+ =+ (3)由最简逻辑表达式可分析其逻辑电路图 4线-2线编码器逻辑图 (4)按照全加器电路图搭建编码器电路,注意搭建前测试选用的电路块能够正常工作。 (5)验证所搭建电路的逻辑关系,将测试结果填入自拟表格中。 2、设计2线-4线译码器并测试其逻辑功能。 译码是编码的逆过程,它能将二进制码翻译成代表某一特定含义的信号.(即电路的某种状态),具有译码功能的逻辑电路称为译码器。 (1)2线-4线译码器真值表如表二所示 输入 输出 1 X X 1 1 1 1 0 0 0 0 1 1 1 0 0 1 1 0 1 1 0 1 0 1 1 0 1 0 1 1 1 1 1 0 表二 2线-4线译码器真值表 (2)由真值表可得2线-4线译码器最简逻辑表达式为 = = = = (3)由最简逻辑表达式可分析其逻辑电路图 2线-4线译码器逻辑图 (4)按照全加器电路图搭建译码器电路,注意搭建前测试选用的电路块能够正常工作。 (5)验证所搭建电路的逻辑关系,将测试结果填入自拟表格中。 实验报告 (1) 提交实验报告一份 (2) 记录相应的测试数据并写入实验报告 (3) 实验过程拍照记录并写入实验报告

文档评论(0)

天马行空 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档