基于伪插值的信号源幅频特性补偿方法的研究.docVIP

基于伪插值的信号源幅频特性补偿方法的研究.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
更多电子资料请登录赛微电子网 基于伪插值的信号源幅频特性补偿方法研究* 刘 科 田书林 肖寅东 (电子科技大学自动化工程学院, 成都 610054) 摘 要: 为了提高信号源的采样频率, 伪插值方法被用来完成数模转换器采样频率的倍频。但由于受数模转换器(DAC)零阶保持特性以及信号源输出通道元器件值的影响, 输出的信号幅频衰减较为严重。针对信号发生器中的这一常见问题展开研究, 从理论上对伪插值信号发生器的幅频特性进行了分析, 提出了基于FIR滤波器的幅频校正方法, 并对设计结果进行仿真对比, 证明了该方法的可行性。最后, 通过在500MSPS任意波形发生器中应用, 证明了该方法能有效的补偿伪插值过程中由于DAC零阶保持、通道非线性所造成的幅频特性不平坦, 精度高, 重复性好, 具有较高的工程应用价值。 关键词: 直接数字合成; 信号发生器; 伪插值; FIR滤波器; 幅频特性 中图分类号: TP335   文献标识码: A   国家标准学科分类代码: 510.40 A method for amplitude-frequency characteristic compensation of signal generator based on pseudo interleaving Liu Ke Tian Shulin Xiao Yindong (School of Automation Engineering, University of Electronic Science and Technology of China, Chengdu 610054, China) Abstract: In order to increase the sampling rate of signal generator, the pseudo interleaving method is used. As a result of the zero-order hold of digital-to-analog converter(DAC) and the component value distortion of signal condition circuit, the frequency response of signal generator using pseudo interleaving isn’t flat seriously. Aiming at the frequency response of signal generator, at first, the spectrum of pseudo interleaving signal generator is analyzed, then, the compensation method based on FIR filter is put forward and the simulation results are compared. At last, the method is applied in AWG with sampling rate 500MPS, and the results show that the amplitude-frequency character, which is influenced by zero-order hold of DAC and non-linear of signal condition circuit, is well compensated. Keywords: DDS;signal generator;pseudo interleave;FIR filter;amplitude-frequency characteristic 1 引 言 随着大规模集成电路的发展, DDS(直接数字合成)在波形信号产生中得到了广泛应用, 但其核心器件DAC受集成电路制造工艺影响, 最高转换速率受到限制, 成为制约输出波形信号带宽的主要瓶颈。 文献[1]提出了一种利用伪插值技术, 从外部实现了两台高速信号发生器的拼接应用以提高采样率, 能较好的解决高速波形产生的问题。但也提出由于DAC的零阶保持特性的影响, 输出信号的幅频特性平坦性较非伪插值情况尤为恶劣, 同时提出可采用对任意波形数据点进行预校正或使用硬件电路来改善输出的幅频特性, 但未见有具体方法及试验结果。文献[2]和[3]提出一种采用LC选频网络进行任意波形发生器幅频校正的方法, 但由于元器件数值的偏差以及高频时的寄生电容电感的影响, 校正难度较大, 且重复性较差, 只能用于DAC零阶特性的初步补偿。文献[4-6]提出了采用FIR滤波器进行DAC零阶

文档评论(0)

文档分享 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档