DSP技术与应用 张程091102010125.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSP技术与应用 张程091102010125.doc

《DSP技术与应用》 课程设计报告 课 题 名 称:三角波信号发生器的设计与实现 学 院: 电信学院 班 级: 09电信本1班 学 号: 091102010125 姓 名: 张 程 基于DSP Builder的信号发生器三角波的设计与实现 摘 要 本课题介绍了基于DSP Builder的三角波信号发生器的设计与实现过程,并根据输出波形特性研究该电路的可行性。在此基础上设计了一种能产生三角波的电路, 重点阐述了发生器的利用DSP Builder库建立DDS信号发生器创建三角波,去掉激励,完成系统仿真,并生成系统仿真图,由Simulink模型转成VHDL,转换的VHDL语言,最后利用Modelsim完成功能仿真,分析了三角波信号发生器的设计和工作过程并进行了仿真,仿真结果表明设计的电路是可行的。 目录 一、绪论 4 二、三角波信号发生器设计原理 5 四、基于DSP Builder设计三角波 7 1.利用DSP Builder库建立DDS信号发生器创建三角波 7 2、去掉激励,完成系统仿真 7 3系统仿真图 8 4、综合报告 8 5,由Simulink模型转成VHDL 11 6,转换的VHDL语言 11 7,利用Modelsim完成功能仿真 15 五、课程设计心得 16 六、参考文献 17 一、绪论 现代DSP技术(Modern DSP Techniques,简称DSP)是一门涉及许多学科而又广泛应用于许多领域的新兴学科。20世纪60年代以来,随着计算机和信息技术的飞速发展,技术应运而生并得到迅速的发展。是一种通过使用数学技巧执行转换或提取信息,来处理现实信号的方法,这些信号由数字序列表示。在过去的二十多年时间里,信号处理已经在通信等领域得到极为广泛的应用 二、三角波信号发生器设计原理 在MATLAB/Simulink中对DSP系统进行建模,并对各模块进行相应的参数设置,同时基于Simulink平台仿真验证所搭建DSP系统的功能。对所建立的模型进行编译,将Simulink模块文件(.mdl)转换成RTL级的VHDL代码描述以及用于综合、仿真、编译的tcl脚本。在得到VHDL文件后,可以选择自动流程或手工流程进行下一步设计。如果采用自动流程,则几乎可以忽略硬件的具体实现过程,选择让DSPBuilder自动调用Quartus II等EDA软件,完成综合、网表生成和Quartus II适配,直至在MATLAB中完成FPGA的配置下载的过程;如果采用手动流程,除了行为级仿真验证和设计输入外,其他过程与基于VHDL的EDA标准设计流程完全一致。不同的是它可以使用第三方工具来进行综合。针对第二步生成的VHDL,进行硬件上的仿真,利用自动生成的ModelSim的tcl脚本和仿真激励文件所做的仿真为功能仿真,而当由Quartus II编译后生成的VHDL仿真激励文件和ModelSim tcl脚本进行的仿真为时序仿真得出结果。 三、DSP Builder设计流程 基于DSP Builder的设计流程是一个完全自顶向下的设计流程,包括从系统描述到硬件实现都可以在一个完整的设计环境中完成。整个DSP Builder的设计过程可分为以下几个步骤: 1.利用Simulink模块及DSP Builder模块在MATLAB/Simulink中对DSP系统进行建模,并对各模块进行相应的参数设置,同时基于Simulink平台仿真验证所搭建DSP系统的功能。 2.利用DSP Builder工具箱中的Signal Compiler模块,对所建立的模型进行编译,将Simulink模块文件(.mdl)转换成RTL级的VHDL代码描述以及用于综合、仿真、编译的tcl脚本。 3.在得到VHDL文件后,可以选择自动流程或手工流程进行下一步设计。如果采用自动流程,则几乎可以忽略硬件的具体实现过程,选择让DSPBuilder自动调用Quartus II等EDA软件,完成综合、网表生成和Quartus II适配,直至在MATLAB中完成FPGA的配置下载的过程;如果采用手动流程,除了行为级仿真验证和设计输入外,其他过程与基于VHDL的EDA标准设计流程完全一致。不同的是它可以使用第三方工具来进行综合。 4.针对第二步生成的VHDL,进行硬件上的仿真,利用自动生成的ModelSim的tcl脚本和仿真激励文件所做的仿真为功能仿真,而当由Quartus II编译后生成的VHDL仿真激励文件和ModelSim tcl脚本进行的仿真为时序仿真。 四、基于DSP Builder设计三角波 1.利用D

文档评论(0)

cai + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档