简单逻辑电路设计与仿真.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
简单逻辑电路设计与仿真.doc

VHDL与集成电路CAD 实验四十二 简单逻辑电路设计与仿真 验项目名称:简单逻辑电路设计与仿真 实验项目性质:普通实验 所属课程名称:VHDL与集成电路CAD 实验计划学时:2学时 实验目的 学习并掌握MAX+PLUSⅡ的基本操作; 学习在MAX+PLUSⅡ下设计简单逻辑电路与功能仿真的方法。 实验要求 MAX+PLUSⅡ使用的相关内容; 阅读并熟悉本次实验的内容; 用图形输入方式完成电路设计; 分析器件的延时特性。 实验主要仪器设备和材料 PC机。 MAX+PLUSⅡ软件。 实验内容及参考实验步骤 1.用D触发器设计一个4进制加法计数器并进行功能仿真。 开机,进入MAX+PLUSⅡ系统。 点击File菜单Project子菜单之Name项,出现Project Name 对话框。为当前的实验选择恰当的路径并创建项目名称(注意MAX+PLUSⅡ不识别中文路径)。 点击File菜单之New项,出现对话框,选择Graphic Editor File输入方式。出现图形编辑窗口(注意界面发生了一定变化)。 双击空白编辑区,出现Enter Symbol 对话框(或点击Symbol 菜单Enter Symbol项)从Symbol Libraries项中选择mf子目录(双击),然后在Symbol File 中选择7474元件(双D触发器);在prim子目录中选择电源vcc、输入脚input 和输出引脚output。(或直接在Symbol Name 中输入所需元件的名称回车亦可)。 在图形编辑窗口中的左侧点击连线按钮(draws a horizontal or vertical line),并完成对电路的连线。各元件布置在合适的位置上(参考电路如图1)。 在引脚的PIN_NAME处左键双击使之变黑,键入引脚名称。 点击File菜单Project子菜单之set project to current file,也可点击工具栏中的“change the project name to the name of the current file” 按钮,使项目名称与当前设计文件相同。 选择器件。点击Assign 菜单Device项,选择ACEX1K系列的EP1K30QC208-3(注意去掉“Show Only Fastest Speed Grades”前面的打勾,否则找不到该器件),与下载板主芯片型号相一致的器件。 点击File菜单Project子菜单之save and check项对文件进行存盘并进行语法检查,然后点击START按钮进行编译。 点击MAX+PLUSⅡ菜单Waveform Editor 子菜单,出现Waveform Editor窗口。点击Node 菜单Enter Nodes From SNF,在Enter Nodes From SNF对话框中点击List按钮、“=”按钮和Ok按钮。 图1 4进制加法计数器 点击Name项下in1(即CP),所在行会变黑。 点击界面左侧Move a transition or edits a waveform按钮手工设定波形,或点击overwrites a single selected nodes or a group waveform with a specified count sequence自动设定波形。 点击File菜单Project子菜单之save compile项对文件进行存盘编译。 点击MAX+PLUSⅡ菜单、Simulator子菜单,出现仿真界面。Simulator :Timing Simulator对话框的 Start Time和End Time中设定起始和终了时间(对初学者推荐采用默认值),点“start”开始仿真。 15) 点击 “Open SCF”按钮,观察仿真结果,并进行延时分析,是否与器件标称值相符。 设计一个2-4译码器并进行静态功能仿真。 首先确定2-4线译码器的逻辑线路图,如图2所示。 (1)点击File菜单project子菜单的Name项建立一个新的项目。 (2)点击New按钮,选Graphic Editor项新建一个图形输入文件。 (3)双击左键,在Enter Symbol框中Symbol Libraries 中双击prim。 (4)在Symbol Files中选用元件。 (5)点击连线按钮(draws a horizontal or vertical line),完成电路连线。 (6)双击PIN_NAME为引脚命名。 图2 2-4译码器 (7)击File菜单Project子菜单之set project to current file,也可点击工具栏中“change the project name to the name of the

文档评论(0)

docinpfd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5212202040000002

1亿VIP精品文档

相关文档