微机原理、汇编语言与接口技术 教学配套课件 韩晓茹 ch05 存储器及存储体系.pdfVIP

微机原理、汇编语言与接口技术 教学配套课件 韩晓茹 ch05 存储器及存储体系.pdf

  1. 1、本文档共50页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第5章 存储器及存储体系 5.1 存储器概述 作用:计算机系统中存储信息的记忆性部件 特点:根据地址信息访问(读写)相应的内容  5.1.1 基本概念  存储位元(或者基本存储电路)  存储单元  存储器地址  存储阵列(或者存储矩阵/存储体) 存储器内部的一般结构 注:存储器的各类引脚与系统总线中的不同信号线相连接。 5.1.2 存储器的分类 访问存储单元所需时间与存 储单元的地址无关,为常数 内容装入到主存 储器后才能被 CPU访问 被CPU直接访问  本章后续主要讲解半导体类随机访问存储器和只 读存储器。 5.1.3 存储器的性能指标 以主存储器为例介绍几个主要的性能指标 1. 存储容量 常用的衡量单位有: 2. 速度  存储周期 衡量单位:us、ms、ns等  存取时间 衡量单位:与上同  带宽 衡量单位:bit/s、B/s等 3. 可靠性 5.2 半导体随机访问存储器 按存储信息的原理分为:静态/动态随机访问存储器。目前 主要用于构建主存或者高速缓冲存储器。  5.2.1 静态随机访问存储器(SRAM)  存储信息的原理:双稳态触发器  存储位元结构:  特点: • 工作期间信息非易失 • 信息断电丢失  使用场合: • 构造高速缓存 注:行、列线连接地址译码器的输出,数据线连接输出缓冲区(参见存储器内部结构) SRAM的读/写时序 注:1、存储器总是根据总线主控部件发出的信号进行被动读写。 注:1、存储器总是根据总线主控部件发出的信号进行被动读写。 2、存取时间、存储周期 2、存取时间、存储周期 典型SRAM存储器  如:1K ×4的2114、8K ×8的6264、32K ×8的62256  注意以上内容中“M ×N”的意义  SRAM存储器的引脚除了前面提到的外,通常还有片选引 脚CS (也有的存储器名称为CE )  设置片选信号的目的?  内部结构如图5-3  SRAM6264的逻辑符号及引脚介绍  符号图:  分类简要介绍各类引脚 • 一对片选引脚 5.2.2 动态随机访问存储器(DRAM )  存储信息的原理:电容器电荷原理  存储位元结构较SRAM的简单,因此集成度更高 Ed T0 预充 字线 X(行)选择线 T1 位线 C B C0 C1 Y选择线 (列) T2 A

您可能关注的文档

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档