- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第11章 片内逻辑分析仪工具——ChipScopePro.pdf
第11 章 片内逻辑分析仪工具——ChipScope Pro
11.1 ChipScope Pro 工具介绍
在 FPGA 调试阶段,传统的信号分析手段要求在设计时保留一定数量的 FPGA 管脚作为测试管脚,
这种方法灵活性差,对 PCB 布线也有一定的影响。当今先进的 FPGA 器件所具有的规模、速度和板级
要求使得利用传统逻辑分析方法来调试采用 FPGA 器件进行的设计几乎是不可能的。Xilinx 公司推出的
片内逻辑分析仪 ChipScope Pro 能够通过 JTAG 口,实时地读出FPGA 的所有内部信号,而只需要片内
的少量BlockRAM 和逻辑资源,使得逻辑分析灵活方便。ChipScope Pro 是与 ISE 配套使用的,其版本
经过了 ChipScope 4.1i,ChipScope 4.2i,ChipScope Pro 5.1i,ChipScope Pro 5.2i 和 ChipScope Pro 6.1i 的
升级过程,ChipScope Pro 6.1i 是与 ISE 6.1 配套使用的最新版本。
ChipScope Pro 软件由 3 个工具组成:
(1) ChipScope Pro 内核生成器:为综合控制器(ICON )内核、CoreConnect™ OPB 的总线分析内
核(IBA/OPB )、逻辑分析(ILA )内核及安捷伦跟踪内核(ILA/ATC )提供网表和实例化的模
板;
(2) ChipScope Pro 内核插入器:自动地为用户已经综合完的设计中插入 ICON、ILA 和 ILA/ATC
的内核;
(3) ChipScope Pro 分析仪:提供器件的配置、触发的设定和 ILA、IBA/OPB 及 ILA/ATC 核的踪迹
显示功能。各种内核实现了信号的触发和捕获,而 ICON 内核专门用于与边界扫描(Boundary
Scan )管脚的通信。
使用 ChipScope Pro 工具的设计可以容易地同任何标准的 FPGA 设计流程结合起来,其中要用到标
准的 HDL 综合工具和 Xilinx ISE 的实现工具,设计流程如图 11.1 所示。
ChipScope Pro
Core Generator
生成ICON、
将产生的内核例 对原始设计(无
ILA 、ILA/ATC或
化为HDL程序 ChipScope 内核)进行综合
IBA/OPB 内核
OR ChipScope Pro
Core Inserter
在设计中将总线 将ICON 、ILA等内核插入
对插入核心的设
和信号连接到生 到综合后的设计中
计进行综合
成的内核 (.ngc或EDIF 网表)
ISE
设计实现
选择配置数据
设置触发条件 ChipScope Pro
原创力文档


文档评论(0)