第3章 Altera的CPLDFPGA开发软件.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章 Altera的CPLDFPGA开发软件.pdf

第3章 Altera 的CPLD/FPGA开发软件 3.1 概述 3.2 MAX+PLUS Ⅱ开发软件 3.3 Quartus Ⅱ开发软件 3.1 概 述 Altera公司在推出各种可编程逻辑器件的同时也在 不断升级其相应的开发工具软件。其开发工具软件已 从早期的MAX+PLUS发展到目前的MAX+PLUS Ⅱ、 Quartus、 Quartus Ⅱ。MAX+PLUS Ⅱ和Quartus Ⅱ具有 完全集成化易学易用的可视化设计环境,还具有工业 标准EDA工具接口,并可运行在多种操作平台上。 MAX+PLUS Ⅱ和Quartus Ⅱ提供了一种与结构无关的设 计环境,设计人员无须精通器件的内部结构,只需运 用自己熟悉的输入工具(如原理图输入或高级行为描 述语言)进行设计,就可通过MAX+PLUS Ⅱ和 Quartus Ⅱ把这些设计转换为最终结构所需要的格式。 有关结构的详细知识已装入开发工具软件,设计人员 无须手工优化自己的设计,因此设计速度非常快。 设计输入 设计编译 校验与编程 Cadence Cadence edif mentor Graphics edif Mentor Graphics 标准 Synopsys 标准 Synopsys EDA Viewlogic EDA Viewlogic 设计 Synplicity 编译器 校验 其它校验工具 ExemplarLogic 输入 其它设计工具 设计规则检查 定时仿真 图形设计输入 文本设计输入 逻辑综合与试配 功能仿真 (AHDL,VHDL,Verilog ) 高级 设计 MegaCore 功能AMPP 多器件划分 多器件仿真 LPM 输入 模块 波形设计输入 自动错误定位 定时分析 层次设计输入 定时驱动编译 器件编程 底层编辑 开放核环境 开放核环境 图3.1 MAX+PLUS Ⅱ和Quartus Ⅱ的设计流程图 3.1.1 设计软件流程图 使用MAX+PLUS Ⅱ和Quartus Ⅱ软件开发可编程逻 辑器件,包括设计输入、项目编译、设计校验及器件 编程等过程,如图3.1所示。 MAX+PLUS Ⅱ和 Quartus Ⅱ提供了全面的逻辑设计能力,设计人员可将 文本、 图形和波形等设计方法自由组合,建立起层次 化的单器件或多器件设计。编译过程完成最小化逻辑 综合、适配设计项目于单个器件或多个器件以及形成 编程和配置数据等工作。设计校验包括功能仿真、时 序仿真、影响速度的关键路径的延时预测以及多种系 列器件混合使用的多器件仿真。 3.1.2 MAX+PLUS Ⅱ开发软件简介 1. 特点 MAX+PLUS Ⅱ 是 Multiple Array Matrix and Programmable Logic User System 的

文档评论(0)

cai + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档