微电子第八章专用集成电路和可编程集成电路.ppt

微电子第八章专用集成电路和可编程集成电路.ppt

  1. 1、本文档共52页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微电子第八章专用集成电路和可编程集成电路.ppt

8.3标准单元集成电路 标准单元与门阵列相比有以下明显的优点: (1)芯片面积的利用率比门阵列要高。芯片中没有无用的单元,也没有无用的晶体管。 (2)可保证有100%的连续布通率。 (3)可以与全定制设汁法相结合,在芯片内放入专门定制的功能块。 但标准单元也存在一些问题: (1)原始投资大。单元库的开发需要投人大量的人力物力,当工艺变化时,单元的修改工作需要付出相当大的代价。因而如何建立—个在比较良的时间内能适应技术发展的单元库是一个突出的问题。 (2)成本较高。因为所有的掩模版都需要专门定制。 (3)周期较长。由于芯片的加工需要经过全过程,无法事先完成加工中的某些工序。 8.4多设计项目硅圆片方法 对于一些实验性的研究项目或开发项目,需要的芯片数目很少,即使采用门阵列其代价也变得大局,因而出现了一种多设计项目硅圆片(muliti-project wafer,MPW)的加工方式。 它是将各个具有完全不同设计内容的设计项目(当然也可以是同一设计公司所设计的)集合在在一起,然后得到一个具有多项同的掩模版图,经定制多层掩模版后送去加工。在加工完毕后,将硅片分割开来,设计者各自取回属己设计的那部分芯片进行测试分析。这样制造掩模版的代价和加工芯片的成本内多个设计项目的设计者所分担,出而大大减少了风险。 8.5可编程逻辑器件 可编程逻辑器件programmable logic device)是一种标准产品,是已完成了全部工艺制造、可以直接从市场上购得的产品。刚购来时它不具有任何逻辑功能,但一经用户(设计人员)编程就可以实现设计者所要求的逻辑功能。 这一特点使它深受系统设计人员的喜爱。因为如前所述,门阵列的单独处理需要出芯片制造商再次制作掩模版,完成连线工序;而PLD的可编程则由设计者自己通过开发工具就可完成。这就大大方便于设计者,同时缩短了设计周期,也减小厂设计风险,降低了成本。可以说可编程逻辑器件的出现对电子系统的设计方法带来了极大的变革。 8.5可编程逻辑器件 PLD包合两个基本部分:一是逻辑阵列,它由与矩阵、或矩阵和反相器所组成;另一是输出单元或宏单元(macro- cell),宏单元的作用是使设计者能改变PLD的输出结构。 输入信号首先通过与矩阵,产生一系列输入信号的组合。每组组合称为乘积项。然而这些乘积项在或矩阵中相加,再经输出单元或宏单元输出。 与/或结构可直接实现任何“积之和”形式表达的逻辑,而任何坦辑功能从原则上讲,都可以通过卡诺图(Karnaugh map)和摩根定理得到“积之和”的逻辑方程。 8.5可编程逻辑器件 图8-11示出了与矩阵的局部示意图。从图中看出,A、B、C为3个输入端且具有两条相反极性的输入线(为垂直线),它们通过可编程连接点(习惯上称为熔丝点)连接到与门的输入端。这种连接在图上表示为“×”号,水平线称为乘积线。如在输入线与乘积线处有×符号,则表示未经编程,即仍然保持连接(熔丝未被熔断)。如果希望其中的一根输入线不再跟与门连接,就将该交叉处的×符号取掉,这表明该处已经编程(熔丝已被熔断)。图8-11中的Fl和F2称为乘积项,乘积项执行的功能为 。由熔丝实现编程的双极型PLD,其实际电路图如图8-12所示(这里只显示了F1)。 8.5可编程逻辑器件 8.5可编程逻辑器件 在制造时在所有的交叉处都有二极管存在并保持连接,在编程过程中可将某一交叉处的熔丝烧断,使与二极管的连接断开。 在CMOS PLD中通常不采用熔丝方案,而采用“种特殊的具有浮栅的晶体管,例如EPROM晶体管或EPROM晶体管。前者通过紫外光,后者通过电学方式对晶体管编程。被编程的晶体管对任何信号电压都为OFF状态,就好像不存在此晶体管一样;而末被编程的晶体管,其行为就像通常的MOS晶体管。因8-13是所对应的CMOS PLD的实际电路图。图中只画出了未经编程的晶体管。 8.5可编程逻辑器件 8.5可编程逻辑器件 可看出F1的功能是通过或非的求反而得到的, 。在图中水平线的左端有一P沟晶体管作为上拉管,它的栅极是接地,处在常通状态。 以与/或阵列为基础的PLD器件实际包括4种基本类型,即可编程只读存储器PROM、可编程逻辑阵列PLA、可编程阵列逻辑PAL、通用可编程阵列逻辑GAL,它们的区别是在于哪个矩阵为可编程以及输出结构的形式, 8.5可编程逻辑器件 8.5可编程逻辑器件 8.5可编程逻辑器件 通过选择得到普通的组合逻辑输出、非同4)组合逻辑输出、时序逻辑输出和禁止OLMC输出等。这种多输出结构的选择使GAL器件更能适应不同电子系统的需要,而且这种灵活性和适应性只需要通过软件编程就可实现。 8.6逻辑

文档评论(0)

docinpfd + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:5212202040000002

1亿VIP精品文档

相关文档