数字电子技术 大纲.docVIP

  • 6
  • 0
  • 约 5页
  • 2017-08-17 发布于河南
  • 举报
第一章 数制和码制 2学时 1.1 概述 1.2 几种常用的数制 1.3 不同数制间的转换 1.4 二进制算数运算 1.5 几种常用的编码 本章小结 第二章 逻辑代数基础 6学时 2.1 概述 2.2 逻辑代数中的三种基本运算 2.3 逻辑代数的基本公式和常用公式 2.4 逻辑代数的基本原理 2.5 逻辑函数及其表示方法 2.6 逻辑函数的化简方法 2.7 具有无关项的逻辑函数及其化简 2.8 用Multisim 7进行逻辑函数的化简与变换 本章小结 第三章 门电路 8学时 3.1 概述 3.2 半导体二极管门电路 3.3 CMOS门电路 3.5 TTL门电路 *3.6 其他类型的双极型数字集成电路 *3.8 TTL电路与CMOS电路的接口 本章小结 习题 第四章 组合逻辑电路 7学时 4.1 概述 4.2 组合逻辑电路的分析方法和设计方法 4.3 若干常用的组合逻辑电路 4.4 组合逻辑电路中的竞争-冒险现象 本章小结 第五章 触发器 4学时 5.1 概述 5.2 SR锁存器 5.3 电平触发的触发器 5.4 脉冲触发的触发器 5.6 触发器的逻辑功能及其描述方法 *5.7 触发器的动态特性 本章小结 第六章 时序逻辑电路 10学时 6.1概述 6.2 时序逻辑电路的分析方法 6.3 若干常用的时序逻辑电路 6.4 时序逻辑电路的设计方法 6.6 用Multisim7分析时序逻辑电路 本章小结 第七章 半导体存储器 4学时 7.1 概述 7.2 只读存储器(ROM) 7.3 随机存储器(RAM) 7.4 存储器容量的扩展 7.5 用存储器实现组合逻辑函数 本章小结 第八章 可编程逻辑器件 4学时 8.1 概述 8.3 可编程阵列逻辑(PAL) 8.4 通用阵列逻辑(GAL) 8.5 可擦除的可编程逻辑器件(EPLD) 8.6 复杂的可编程逻辑器件(CPLD) 8.7 现场可编程门阵列(FPGA) 8.8 在系统可编程通用数字开关(ispGDS) 本章小结 第十章 脉冲波形的产生和整形 4学时 10.1 概述 10.5 555定时器及其应用 10.5.1 555定时器的电路结构与功能 10.5.2 用555定时器接成的施密特触发器 10.5.3 用555定时器接成的单稳态触发器 10.5.4 用555定时器接成的多谐振荡器 10.6 用Multisim7分析脉冲电路 本章小结 第十一章 数-模和模-数转换 六学时 11.1 概述 11.2 D/A转换器 11.3 A/D 转换器 本章小结 数字电路(阎石第五版)课时分配 教学内容 学时 绪论 1 第一章 数制和码制 2 第二章 逻辑代数基础 6 第三章 门电路 8 第四章 组合逻辑电路 7 第五章 触发器 4 第六章 时序逻辑电路 10 第七章 半导体存储器 4 第八章可编程逻辑器件 4 第九章硬件描述语言 0 第十章 脉冲波形的产生和整形 4 第十一章 数-模和模-数转换 6 教学重点与难点 绪论 1学时 介绍数字电路的特点,应用领域,学习方法。 第一章 数制和码制 2学时 重点: 因为学生在先行课中已经学习过数值与码制的知识,所以本课程主要是总结和复习数值的知识,在码制上重点介绍二进制代码在数字电路中的应用,简单介绍格雷码和ASCII码。补码的知识和运算方法在计算机课程中会有完整内容,因此在本课程中只做简单介绍。 难点: 补码运算 第二章 逻辑代数基础 6学时 重点: 逻辑代数中的三种基本运算;逻辑代数的基本公式和常用公式:基本公式、若干常用公式; 逻辑函数及其表示方法; 逻辑函数的化简方法:重点是卡诺图化简法、具有无关项的逻辑函数及其化简。 难点: 公式的灵活应用。 卡诺图化简法,具有无关项的逻辑函数卡诺图化简法。 第三章 门电路 8学时 重点: 随着技术的发展,CMOS器件已经走上数字电路的舞台,担任起主角。因此,门电路讲课应将以前的以TTL门电路为重点发展成以CMOS器件为重点。重点介绍CMOS电路的外特性,使用注意事项。 TTL门应重点介绍74LS系列。 难点: CMOS和TTL电路的内电路工作原理,两种器件外特性的比较 第四章 组合逻辑电路 7学时 重点: 重点是方法的培养。 组合逻辑电路的分析方法。 组合逻辑电路的设计方法。 若干常用的组合逻辑电路:编码器,译码器,数据选择器,加法器。 组合逻辑电路中的竞争-冒险现象:由于在时序逻辑电路的应用中(例如计数器)竞争冒险常常造成错误的结果,因此,竞争冒险现象应简明扼要的讲清楚。 难点: 组合逻辑电路的设计步骤:变量定义、变量赋值、根据实际问题画出真值表

文档评论(0)

1亿VIP精品文档

相关文档