- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Sheet3
Sheet2
Sheet1
学校名称
课程名称
教材
价格
版本
出版社
知识点
难度
题目内容
可选项
题型
章
节
4008为四位二进制超前进位全加器。( )
555定时器可以组成( )。
多谐振荡器##单稳态触发器##施密特触发器##JK触发器
74LS139为4路数据分配器。( )
74LS147为8-3线优先编码器。( )
74LS148为10-4线优先编码器。( )
74LS153为双4选1数据选择器。( )
8421码1001比0001大。( )
8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中
1##2##4##8
A+BC= ( ).
A+B##A+C##(A+B)(A+C)##B+C
CMOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
微功耗##高速度##高抗干扰能力##电源范围宽
N个触发器可以构成能寄存( )位二进制数码的寄存器
N-1##N##N+1##2N
N个触发器可以构成最大计数长度(进制数)为( )的计数器
N##2N##N的平方##2的N次方
TTL电路在正逻辑系统中,以下各种输入中( )相当于输入逻辑“1”。
悬空##通过电阻2.7kΩ接电源##通过电阻2.7kΩ接地##通过电阻510Ω接地
TTL与非门的多余输入端可以接固定高电平。( )
八进制数(18)8比十进制数(18)10小。( )
边沿式D触发器是一种( )稳态电路
无##单##双##多
常用的BCD码有( ).
奇偶校验码##格雷码##8421码##汉明码
当逻辑函数有n个变量时,共有( )个变量取值组合?
n##2n##n的平方##2的n次方
多谐振荡器可产生( )
正弦波##矩形脉冲##三角波##锯齿波
复合逻辑运算不是逻辑运算。( )
根据二进制加法原则,二进制数01B和二进制数10B相加的和应该为11B。( )
卡诺图化简法可以更加直观、简捷的逻辑函数化简方法。( )
逻辑变量的取值,1比0大。
逻辑变量的取值1和0可以表示()。
开关的闭合、断开##电位的高、低##真与假##电流的有、无
逻辑函数的表示方法中具有唯一性的是()。
逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。( )
十进制数(9)10比十六进制数(9)16小。( )
十进制数25用8421BCD码表示为( ).
10 101##0010 0101##100101##10101
石英晶体多谐振荡器的突出优点是( )
速度高##电路简单##振荡频率稳定##输出波形边沿陡峭
下列触发器中,克服了空翻现象的有( )。
边沿D触发器##主从RS触发器##同步RS触发器##主从JK触发器
下列触发器中,没有约束条件的是( )
基本RS触发器##主从RS触发器##同步RS触发器##边沿D触发器
下列逻辑电路中为时序逻辑电路的是( )
变量译码器##加法器##数码寄存器##数据选择器
一般TTL门电路的输出端可以直接相连,实现线与。( )
一个8选一数据选择器的数据输入端有( )个
1##2##3##8
以下代码中为恒权码的为( ).
循环码##5421BCD码##余三码##格雷码
以下代码中为无权码的为( ).
8421BCD码##5421BCD码##余三码##2421码
与八进制数(47.3)8等值的数为( ).
(100111.011)2##(27.8)16##(27.3)16##(100111.11)2
西安交通大学
0FEH是我们数制中的十六进制。( )
74LS00属于低功耗肖特基型。( )
A/D转换器的二进制数的位数越多,量化级分得越多,量化误差就可以减小到0。( )
CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。( )
CMOS或非门与TTL或非门的逻辑功能完全相同。( )
电压##电流##灌电流##拉电流
TTL单定时器型号的最后几位数字为( )
555##556##7555##7556
TTL集成电路采用的是( )控制,其功率损耗比较大
TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。( )
编码与译码是互逆的过程。( )
采样定理的规定,是为了能不失真地恢复原模拟信号,而又不使电路过于复杂。( )
当TTL与非门的输入端悬空时相当于输入为逻辑1。( )
对于D触发器,欲使Qn+1=Qn,应使输入D=( )
0##1##Q##/Q
对于JK触发器,若J=K,则可完成( )触发器的逻辑功能
RS##D##T##T
接电源##通过电阻3kΩ接电源##接地##与有用输入端并联
对于TTL与非门闲置输入端的处理,不可以( ).
对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=( )
0##1##Q##/Q或1
对于T触发器,若原态Qn=1,欲
文档评论(0)