Quartus原理图设计.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(3)编辑波形 a)设置仿真时间 Edit | End Time b)设置栅格时间 Edit | Grid Size 选择波形 翻转局部波形 全屏视图 查找节点 未初始化 强制低电平 添加注释 缩放视图 替换节点 强制未知 强制高电平 c)波形编辑工具箱 高阻抗 无关 计数值 任意值 对齐网格 弱低电平 弱未知 翻转波形 时钟信号 随机值 排序 弱高电平 d)设置时钟 e)设置节点顺序 f)设置节点属性 输入信号波形 Assignment | Settings Simulator Settings (4)设置时序仿真模式 半加器时序仿真波形图 (5)观看仿真结果 Processing | Start Simulation View | Fit in Window 1 为半加器创建元件 File | Create / Update 3.1.3 全加器 全加器原理图 2 新建全加器原理图 3 添加源文件 Project | Add / Remove Files 4 编译和修改顶层实体 Assignments | Settings General 5 仿真 Assignment | Settings Simulator Settings 全加器时序仿真波形图 3.1.4 编程 / 下载 1 分配引脚 Assignments | Assignment Editor 显示可分配引脚 分类栏 节点过滤栏 信息栏 编辑栏 显示已知引脚 清除 全屏 刷新 自定义列 彩色显示I/O组 删除 分配引脚后重新编译 2 编程 / 下载 Tools | Programmer (1)设置编程器 (2)添加编程文件 (3)启动编程 √ 第 3 章 Quartus II 集成开发工具 原理图设计 HDL文本设计 基于宏功能模块的设计 学习重点 Quartus 设计流程 原理图 硬件描述语言 综合 适配 编程下载 器件 仿真 任务 设计一个全加器 算法 半加器 → 全加器 3.1 Quartus II 原理图设计 创建工作目录 D :\ PLD \ adder 3.1.1 半加器原理图输入 1 输入源文件 (1)新建原理图文件 File | New (2)插入元件 Edit | Insert Symbol primitives | logic and2 or2 not xor primitives | logic nand2 nor2 xnor primitives | pin bidir input output a b cout sout 0 0 0 0 0 1 0 1 1 0 0 1 1 1 1 0 真值表 半加器原理图 (4)保存文件 File | Save As 2 创建工程 File | New Project Wizard (1)指定目录、名称和顶层实体 (2)添加文件 (3)选择目标芯片 (4)指定其它EDA工具 Project name: adder Top-level design entity: adder Device assignments: Family name: ACEX1K Device: EP1K10TC100-3 3.1.2 编译和仿真 1 编译前设置 Assignments | Settings Device | Device and Pin Options (1)配置方案 Configuration (2)未使用引脚 Unused Pins 2 编译 (1)全程 Processing | Start Compilation (2)分步 Processing | Compiler Tool 寄存器传输级 Tools | Netlist Viewers | RTL Viewer 技术映射图 Technology Map Viewer (1)新建波形文件 File | New 3 仿真 (2)输入节点 View | Utility Windows | Node Finder

文档评论(0)

sdfgrt + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档