- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《微机原理及应用》期末复习 2010年12月 数据总线DB 控制总线CB 微处理器 CPU 存储器 输入/输出 接口电路 外围设备 地址总线AB 微型计算机的基本结构 微型计算机系统 一、各种进制数的转换 二、计算机中带符号数的表示、运算及转换 原码、反码、补码与真值 三、溢出及其判断方法 四、信息的编码:BCD码、ASCII码 计算机中的数制和码制 一、8086/8088CPU简介 16条数据总线; 20条地址总线,可以直接寻址1M(220)字节的存储 单元,可以直接寻址64K个I/O端口。 80x86微处理器 二、 8086/8088CPU的结构 8086CPU内部结构从功能上讲可分为两大部分: 即总线接口单元BIU(Bus Interface Unit)和执行单元EU(Execution Unit)。 BIU与EU的结构和功能 通用寄存器组 执行单元(EU) 总线接口单元(BIU) 地址 加法器 三、8086/8088寄存器结构 14个16位的寄存器:重点掌握各个寄存器的功能和用法 AH AL BH CL CH DL DH SP SI BP CS DI DS ES SS PSW AX BX CX 累加器 DX 基 址 IP 计 数 数 据 数据 寄存器 基址指针 源 变 址 指令指针 堆栈指针 目的变址 状态标志 堆 栈 段 附 加 段 数 据 段 代 码 段 变址 寄存器 指针 寄存器 通用 寄存器 控制 寄存器 段寄存器 8086/8088的寄存器结构 BL 图 1.通用寄存器 功能:用来暂存计算过程中所用到的操作数及结果。既能处理16位数,也能处理8位数。当处理8位数时,这4个16位寄存器可作为8个8位寄存器AH、AL、BH、BL、CH、CL、DH、DL来使用。 指针寄存器 变址寄存器 ? 数据寄存器:AX、BX、CX、DX ? 指针及变址寄存器:SP、BP、SI、DI 只能按16位处理 SP 堆栈指针寄存器 BP 基址指针寄存器 SI 源变址寄存器 DI 目的变址寄存器 2.段寄存器(16位)用来存放段地址 CS 代码段寄存器 DS 数据段寄存器 SS 堆栈段寄存器 ES 附加段寄存器,(辅助的数据区) ★ 每个段最多包含64K个存储单元 3.控制寄存器 (16位) IP 指令指针寄存器:存放代码段中偏移地址 PSW 状态标志寄存器,即FLAGS(32位为EFLAGS) 表 8086/8088段寄存器与提供段内偏移地址的 寄存器之间的默认组合 ? 段寄存器 ? 提供段内偏移地址的寄存器 ? CS ? IP ? DS ? BX、SI、DI或一个16位数 ? SS ? SP或BP ? ES ? DI(用于字符串操作指令) 4. 8086/8088中的标志寄存器 标志寄存器为一个16位寄存器,如下所示: 这9个标志位分为两类: 状态标志:CF、PF、AF、ZF、SF、OF 控制标志:TF、IF、DF OF DF IF TF SF ZF AF PF CF 四、8086/8088存储器组织 1 M个存储单元对应的地址为00000H~FFFFFH 物理地址=段地址?10H+偏移地址 五、8086/8088的I/O端口 8086/8088CPU有16条数据线,可访问端口数为64K个。 六、8086/8088的总线周期 总线周期:每当CPU与存储器或I/O端口交换数据或执行中断 响应等操作时,都需要启动总线周期。 总线周期可分为“读”总线周期(CPU从存储器或I/O端口读取数据)和“写”总线周期(CPU将数据写入存储器或I/O端口)。 每个基本总线周期通常包含4个T状态,一个T状态就是一个时钟周期,是CPU处理动作的最小单位,是主频的倒数。 如:8086的主频为5MHz,1个时钟周期就是200ns,一个基本总线周期就是800ns。 七、8086CPU的引脚及功能 8086 CPU MX / MN V CC (+5 V) ALE CLK READY BHE RESET A 19 /S 6 ~ A 16 /S 3 AD 15 /AD 0 8284A 时钟发生器 V CC 等待状态 产生器 地址锁存器 8282 (3片) 数据收发器 8286 (2片) STB OE 地址总
您可能关注的文档
最近下载
- 无机非金属材料工艺学课件.pptx VIP
- 6SR550 NXGPRO+ 中压变频器通讯手册A5E50226719J_NXGpro+ Communication Manual_Chinese.pdf VIP
- 无机非金属材料工艺学课件.pptx VIP
- 2024年高中数学同步高分突破讲义(人教A版2019)1.1空间向量及其运算-(选择性必修第一册)(学生版+解析).docx VIP
- 上海证券交易所上市公司业务操作手册.pdf
- 2025年高考语文备考古诗鉴赏之韩琦《次韵答致政杜公以迁职惠诗》.docx VIP
- 军队文职思维导图:公共科目基础知识-非法.pdf VIP
- 冬季施工混凝土施工方案编制依据.docx VIP
- 儿童财商启蒙课课件.pptx
- 最新民宿劳务合同模板.docx VIP
文档评论(0)